版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、集成與非門在脈沖電路中的應(yīng)用,實驗?zāi)康?2. 學(xué)習(xí)用示波器觀測波形參數(shù)與多個波形時序關(guān)系的方法。,1. 了解集成與非門在脈沖電路中的某些應(yīng)用及其原理。,實驗內(nèi)容,2. 用與非門組成微分型單穩(wěn)態(tài)觸發(fā)器,要求頻率范圍為:f=(10~40)KHz,1.用與非門組成RC環(huán)形振蕩器。,與非門在數(shù)字邏輯電路中的地位,與非運算可構(gòu)成全功能集,與非門可實現(xiàn)任何邏輯功能的電路,實現(xiàn)邏輯功能最基本的門電路之一,與非門實現(xiàn)環(huán)形振蕩器的方法,大于2個
2、的奇數(shù)個與非門可構(gòu)成振蕩器,利用門電路的延遲效應(yīng),門延時、門數(shù)目確定周期,周期不能連續(xù)可調(diào),改正電路,引入RC定時回路,1,2,在1的基礎(chǔ)之上加入RC定時回路,與非門實現(xiàn)環(huán)形振蕩器的方法,RC環(huán)形振蕩器,a:,,c:,,b:,,,,,d:,,,,,,a:,VT,VT + (VOH-VOL),VT - (VOH-VOL),T1,T2,根據(jù)時間方程可得:,a,b,c,d,,與非門實現(xiàn)微分型單穩(wěn)態(tài)觸發(fā)器,g,h低;f,i高,f輸入一個低電平觸
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- cmos八輸入與非門
- 用與非門設(shè)計一個四變量表決電路
- 基于與非門的加法器設(shè)計
- ic課程設(shè)計 四位與非門電路設(shè)計
- 實驗一 ttl與非門的靜態(tài)參數(shù)測試
- 云南大學(xué)信息學(xué)院集成電路設(shè)計期中論文-cmos二輸入與非門設(shè)計
- ISSG在集成電路中的應(yīng)用.pdf
- asic 課程設(shè)計報告 三輸入與非門的設(shè)計與 hspice 仿真
- 材料分析技術(shù)在集成電路工藝中的應(yīng)用.pdf
- 基于與非門和d觸發(fā)器的32位加法器的fpga設(shè)計
- 基片集成波導(dǎo)在微波電路中的應(yīng)用研究.pdf
- 基于與非門和d觸發(fā)器的32位加法器的fpga設(shè)計
- 橢偏儀在集成電路檢測中的應(yīng)用.pdf
- FTFN在模擬集成電路中的應(yīng)用研究.pdf
- 北京郵電大學(xué)1997年試題 ttl與非門的開門電平和關(guān)門電平的大小
- 測量系統(tǒng)分析在集成電路測試中的應(yīng)用.pdf
- 三維RCWA方法及其在集成電路中的應(yīng)用.pdf
- 基于RSD脈沖功率電路的集成設(shè)計.pdf
- 智能優(yōu)化算法在集成電路設(shè)計中的應(yīng)用研究.pdf
- 幾何規(guī)劃算法及其在集成電路設(shè)計中的應(yīng)用.pdf
評論
0/150
提交評論