版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、第(1)頁(yè)實(shí)驗(yàn)報(bào)告院(系)信科院電子系學(xué)號(hào)08379022審批班別通信工程A班實(shí)驗(yàn)人吳嘉怡實(shí)驗(yàn)一實(shí)驗(yàn)一TTLTTL與非門(mén)的靜態(tài)參數(shù)測(cè)試與非門(mén)的靜態(tài)參數(shù)測(cè)試一、實(shí)驗(yàn)?zāi)康囊弧?shí)驗(yàn)?zāi)康?.掌握TTL與非門(mén)電路主要參數(shù)和電壓傳輸特性的測(cè)試方法。2.熟悉數(shù)字電路試驗(yàn)箱、數(shù)字萬(wàn)用表的使用。二、實(shí)驗(yàn)儀器及器件二、實(shí)驗(yàn)儀器及器件1.數(shù)字電路試驗(yàn)箱、萬(wàn)用表、示波器2器件:74LS00X2電阻:560ΩX1,1OkXI三、實(shí)驗(yàn)內(nèi)容和結(jié)果三、實(shí)驗(yàn)內(nèi)容和結(jié)果1
2、、低電平輸出電源電流ICCL和高電平輸出電源電流ICCH及靜態(tài)平均功耗:與非門(mén)處于不P同的工作狀態(tài),電源提供的電流是不同的。ICCL:指所有輸入端懸空,輸出端空載時(shí),電源提供器件的電流也稱(chēng)空載導(dǎo)通電流測(cè)試電路如圖(一)(a)所示。ICCH:指輸出端空載,每個(gè)門(mén)各有一個(gè)以上的輸入端接地,其余輸入端懸空,電源提供器件的電流。也稱(chēng)空載截止電流,電路如圖(二)(b)所示。:為電路空載導(dǎo)通功耗Pon和空載截止功耗Poff的平均值,其值為:P(通常
3、PonPoff)=2=2圖(一)2、輸入短路電流IIS和輸入漏電流IIH:IIS:(或IIL)指被測(cè)輸入端接地,其余輸入端和輸出端懸空時(shí)由被測(cè)輸入端流出的電流。也稱(chēng)低電平輸入電流。在由多級(jí)門(mén)構(gòu)成的電路中,IIS相當(dāng)前級(jí)門(mén)輸出低電平時(shí),后級(jí)向前級(jí)門(mén)灌入的電流。因此IIS越小,前級(jí)門(mén)帶負(fù)載的個(gè)數(shù)就越多。測(cè)試電路如圖(二)(a)所示。IIH:指被測(cè)輸入端接高電平,其余輸入端接地,輸出端懸空時(shí),流入被測(cè)輸入端的電流。也稱(chēng)高電平輸入電流。在由多級(jí)
4、門(mén)構(gòu)成的電路中,它相當(dāng)于前級(jí)門(mén)輸出高電平時(shí),前級(jí)門(mén)的拉電流負(fù)載。IIH越小,前級(jí)門(mén)電路帶負(fù)載的個(gè)數(shù)就越多。IIH較小,難以測(cè)量。測(cè)試第(3)頁(yè)=2圖(四)tpd的測(cè)試電路如圖(四)(b)所示,由于TTL門(mén)電路的延遲時(shí)間較小,直接測(cè)量時(shí)對(duì)信號(hào)發(fā)生器和示波器的性能要求較高,故實(shí)驗(yàn)采用測(cè)量由奇數(shù)個(gè)與非門(mén)組成的環(huán)形振蕩器的振蕩周期T來(lái)求得。其工作原理是:假設(shè)電路在接通電源后某一瞬間,電路中的A點(diǎn)為邏輯“1“,經(jīng)過(guò)七級(jí)門(mén)的延遲后,使A點(diǎn)由原來(lái)的邏
5、輯“1”變?yōu)檫壿嫛?“;再經(jīng)過(guò)七級(jí)門(mén)的延遲后,A點(diǎn)電平又重新回到邏輯“1”。電路中其它各點(diǎn)電平也跟隨變化。說(shuō)明使A點(diǎn)發(fā)生一個(gè)周期的振蕩,必須經(jīng)過(guò)14級(jí)門(mén)的延遲時(shí)間。因此平均傳輸延遲時(shí)間為:=14TTL電路的tpd一般在6nS~30nS之間。由于所用的74LSOO四輸入與非門(mén)的tpd很短,要用7個(gè)與非門(mén)連成環(huán)形震蕩器,以便測(cè)量其周期T。四、實(shí)驗(yàn)數(shù)據(jù)整理與分析四、實(shí)驗(yàn)數(shù)據(jù)整理與分析1、低電平輸出電源電流ICCL和高電平輸出電源電流ICCH及
6、靜態(tài)平均功耗,數(shù)據(jù)記錄如表(一)P所示:表(一)ICCLICCH2.688mA0.8793mA8.9183mW2、輸入短路電流IIS和輸入漏電流IIH,數(shù)據(jù)記錄如表(二)所示:表(二)ICSICH0.2226mA0實(shí)質(zhì)上ICH并不為0,只是因?yàn)镮CH極小,為μA級(jí),實(shí)驗(yàn)臺(tái)上的儀器無(wú)法測(cè)量。3、輸出高電平UOH及關(guān)門(mén)電平Uoff,數(shù)據(jù)記錄如表(三)所示:表(三)UOHUoff3.486V0.967V4、輸出低電平UOL及開(kāi)門(mén)電平Uon,數(shù)
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- cmos八輸入與非門(mén)
- 北京郵電大學(xué)1997年試題 ttl與非門(mén)的開(kāi)門(mén)電平和關(guān)門(mén)電平的大小
- 實(shí)驗(yàn)一 ttl集成邏輯門(mén)的邏輯功能與參數(shù)測(cè)試
- 基于與非門(mén)的加法器設(shè)計(jì)
- 集成與非門(mén)在脈沖電路中的應(yīng)用
- 用與非門(mén)設(shè)計(jì)一個(gè)四變量表決電路
- asic 課程設(shè)計(jì)報(bào)告 三輸入與非門(mén)的設(shè)計(jì)與 hspice 仿真
- ic課程設(shè)計(jì) 四位與非門(mén)電路設(shè)計(jì)
- 基于與非門(mén)和d觸發(fā)器的32位加法器的fpga設(shè)計(jì)
- 基于與非門(mén)和d觸發(fā)器的32位加法器的fpga設(shè)計(jì)
- 基于USB總線(xiàn)的靜態(tài)磁性參數(shù)測(cè)試系統(tǒng)的研制.pdf
- 云南大學(xué)信息學(xué)院集成電路設(shè)計(jì)期中論文-cmos二輸入與非門(mén)設(shè)計(jì)
- 高分辨A-D靜態(tài)參數(shù)測(cè)試軟件研究.pdf
- 一腳踢開(kāi)是非門(mén)
- 實(shí)驗(yàn)二、液壓泵的靜態(tài)性能測(cè)試實(shí)驗(yàn)指導(dǎo)書(shū)
- ttl芯片大全
- 試驗(yàn)一靜態(tài)應(yīng)變測(cè)試工藝及靜態(tài)應(yīng)變儀的操作方法
- 試驗(yàn)一 靜態(tài)應(yīng)變測(cè)試工藝及靜態(tài)應(yīng)變儀的操作方法
- 試驗(yàn)一靜態(tài)應(yīng)變測(cè)試工藝及靜態(tài)應(yīng)變儀的操作方法
- 基于譜參數(shù)估計(jì)的ADC靜態(tài)測(cè)試方法的優(yōu)化和實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論