版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、隨著集成電路進(jìn)入系統(tǒng)芯片時(shí)代,集成電路的測試面臨著日益嚴(yán)峻的挑戰(zhàn)。與傳統(tǒng)的專用集成電路(application specific integrated circuits,ASIC)測試方法不同,系統(tǒng)芯片(System on Chip,SoC)及其IP核的測試面臨著更大的困難。據(jù)統(tǒng)計(jì),集成電路的測試和驗(yàn)證耗費(fèi)了集成電路整個(gè)流程70~80%的人力和物力。 內(nèi)建自測試是SoC中IP核測試的一種重要方法,它是一種片上實(shí)現(xiàn)的致力于測試的電
2、路,相對于其它的可測性設(shè)計(jì)手段,內(nèi)建自測試技術(shù)有著諸多優(yōu)點(diǎn):能夠?qū)崿F(xiàn)快速(at-speed)測試,更短的測試時(shí)間,降低對自動(dòng)測試設(shè)備(automatictest equipment,ATE)的要求等。 本文提出了一種變長重復(fù)播種內(nèi)建自測試(buih in selftest,BIST)方法,在該方法中,每個(gè)種子生成的偽隨機(jī)測試向量的個(gè)數(shù)是可變的,該方法可以有效地截去冗余偽隨機(jī)測試向量序列,減少測試施加時(shí)間,同時(shí)保持故障覆蓋率基本不
3、變,額外面積開銷也很小。將該變長重復(fù)播種BIST方法用于ISCAS85和ISCAS89電路,模擬結(jié)果表明,和等長重復(fù)播種BIST相比較,該方法平均減少近36.22%的測試時(shí)間(最多57.49%),額外面積增加僅為2.13%。 對于SoC測試,本文提出了一種可配置的SoC測試架構(gòu)。該測試架構(gòu)中有兩種總線,一種是配置總線,用于傳輸配置位流信息;另一種是測試總線,用于傳輸測試控制指令,測試向量以及輸出測試響應(yīng)。通過配置總線傳輸?shù)呐渲梦?/p>
4、流信息,可以實(shí)現(xiàn)對測試總線的靈活配置,這樣就可以根據(jù)測試調(diào)度算法實(shí)現(xiàn)SoC中不同IP核的串并行測試;另外,該架構(gòu)也考慮了SoC中測試電路自身的測試,以及可以實(shí)現(xiàn)測試向量共享機(jī)制,該機(jī)制特別適合存儲器的測試,由于存儲器都有類似的規(guī)則結(jié)構(gòu)。由于該測試架構(gòu)對被測SoC沒有限制,所以該可配置的測試架構(gòu)具有很強(qiáng)的通用性和可復(fù)用性。 可配置SoC測試架構(gòu)中的核心模塊是配置下載與回讀電路,該電路主要完成解析由測試軟件生成的配置位流信息,并從中
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 變長編碼在SoC測試中的應(yīng)用研究.pdf
- 內(nèi)建自測試的重復(fù)播種測試生成研究.pdf
- 系統(tǒng)芯片SOC的邏輯BIST研究.pdf
- 低功耗SoC測試技術(shù)及基于狀態(tài)種子的BIST策略研究.pdf
- 低功耗SoC測試及基于狀態(tài)種子的BIST策略的研究.pdf
- 基于LFSR重新播種的SoC測試數(shù)據(jù)壓縮方法研究.pdf
- SOC測試訪問機(jī)制與測試調(diào)度的研究與設(shè)計(jì).pdf
- BIST軟件測試系統(tǒng)中Checkpoint的設(shè)置.pdf
- 基于功能測試的數(shù)?;旌螧IST設(shè)計(jì).pdf
- 鎖相環(huán)BIST測試電路設(shè)計(jì).pdf
- SoC測試數(shù)據(jù)壓縮方法研究——壓縮編碼技術(shù)和LFSR重播種技術(shù).pdf
- 數(shù)字電路內(nèi)建自測試(BIST)設(shè)計(jì)與測試調(diào)度技術(shù)研究.pdf
- 基于偽隨機(jī)測試的混合信號BIST研究.pdf
- 邊界掃描測試算法和BIST技術(shù)的研究與實(shí)現(xiàn).pdf
- 基于BIST的帶時(shí)延故障的FPGA測試.pdf
- 混合信號SOC測試方法研究與實(shí)踐.pdf
- SoC總線測試平臺的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于BIST的NoC系統(tǒng)的通信架構(gòu)測試研究.pdf
- 基于低功耗和測試生成優(yōu)化的BIST設(shè)計(jì)研究.pdf
- 基于BIST的FPGA內(nèi)部延時(shí)故障測試方法的研究與應(yīng)用.pdf
評論
0/150
提交評論