版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、鎖相的概念是在19世紀(jì)30年代提出的,而且很快在電子學(xué)和通信領(lǐng)域中獲得廣泛應(yīng)用.盡管基本鎖相環(huán)白其出現(xiàn)之日起幾乎保持原樣,但是使用不同技術(shù)制作及滿足不同應(yīng)用要求的鎖相環(huán)的實現(xiàn)一直給設(shè)計者提出挑戰(zhàn)<'[1]>.在目前的電子通信領(lǐng)域產(chǎn)品中幾乎無一例外地用到了鎖相環(huán),它可以完成的技術(shù)功能有頻率合成與頻率轉(zhuǎn)移;自動頻率調(diào)諧跟蹤;模擬和數(shù)字信號的相干解調(diào);AM波的同步檢波;數(shù)字通信中的位同步提取;鎖相穩(wěn)頻、倍頻和分頻;鎖相測速與測距;PM/FM調(diào)
2、制與解調(diào)等等.集成鎖相環(huán)最突出的優(yōu)點就是成本低廉,以鎖相環(huán)在通信芯片中提供高頻時鐘為例,鎖相環(huán)以一低頻的晶體振蕩器為輸入?yún)⒖夹盘?產(chǎn)生一個與其頻率穩(wěn)定度、頻率精確度相同的高頻信號,其等效于一個高頻晶體振蕩器所能產(chǎn)生的信號,高頻晶振的成本是該鎖相環(huán)的幾十倍,因此芯片成本大幅下降,提高了其市場競爭力.這是因為鎖相環(huán)可以完全兼容于低成本的標(biāo)準(zhǔn)CMOS工藝,并同時達(dá)到優(yōu)越的工作性能,所帶來的成本消耗只是廉價的低頻晶振電路.在頻率合成器中鎖相環(huán)的
3、優(yōu)勢尤其突出,因為基于鎖相環(huán)的頻率合成器可以根據(jù)需要產(chǎn)生多個精確的頻率點,而用同樣多的晶體振蕩器代替是高代價且頻率不可調(diào)節(jié)的.因此鎖相環(huán)是技術(shù)領(lǐng)域的熱點,這也大大提升了其在研究領(lǐng)域的受關(guān)注程度.該論文主要是在研究鎖相環(huán)環(huán)路理論的基礎(chǔ)上,結(jié)合多個應(yīng)用于實際系統(tǒng)的設(shè)計來深入研究基于亞微米工藝的集成鎖相環(huán).其中的各設(shè)計均采用1<'st> Silicon 0.25um CMOS工藝,使用Cadence Design System的EDA設(shè)計軟件
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- CMOS集成鎖相環(huán)設(shè)計.pdf
- 0.18μmcmos工藝單片集成鎖相環(huán)設(shè)計
- 0.18μmcmos工藝單片集成鎖相環(huán)設(shè)計
- 鎖相環(huán)pll的設(shè)計與實現(xiàn)
- 基于FPGA的數(shù)字鎖相環(huán)設(shè)計與實現(xiàn).pdf
- 基于0.18μmcmos工藝電荷泵鎖相環(huán)的設(shè)計與實現(xiàn)
- 基于取樣鎖相與數(shù)字鎖相技術(shù)鎖相環(huán)的研究與實現(xiàn).pdf
- 自偏置鎖相環(huán)的設(shè)計與實現(xiàn).pdf
- 基于FPGA的全數(shù)字鎖相環(huán)的設(shè)計與實現(xiàn).pdf
- CMOS工藝下鎖相環(huán)的研究與設(shè)計.pdf
- 基于CMOS工藝的低噪聲鎖相環(huán)的研究與設(shè)計.pdf
- CMOS集成電荷泵鎖相環(huán)的設(shè)計與研究.pdf
- 全數(shù)字鎖相環(huán)電路的設(shè)計與實現(xiàn).pdf
- 基于FPGA的新型全數(shù)字鎖相環(huán)的設(shè)計與實現(xiàn).pdf
- 高速鎖相環(huán)集成電路芯片的設(shè)計.pdf
- 基于0.18μmcmos工藝的全數(shù)字鎖相環(huán)設(shè)計
- 基于CMOS的線性鎖相環(huán)研究與設(shè)計.pdf
- CMOS鎖相環(huán)的研究與設(shè)計.pdf
- 基于FPGA的全數(shù)字鎖相環(huán)設(shè)計與研究.pdf
- 1.25ghzcmos集成低抖動電荷泵鎖相環(huán)的設(shè)計與實現(xiàn)
評論
0/150
提交評論