已閱讀1頁,還剩49頁未讀, 繼續(xù)免費閱讀
版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、隨著信息數字化程度的不斷提高,作為信息處理手段的電子線路數字化趨勢也越來越明顯。鎖相環(huán)是大部分電子線路的核心功能模塊,其性能對電子線路產品的整體性能是至關重要的。傳統(tǒng)的模擬鎖相環(huán)性能良好,但對電路集成化和數字化形成了制約,而數字鎖相環(huán)由于其可通過FPGA等大規(guī)模集成電路實現,在集成化和數字化方面有獨特的優(yōu)勢,因而對全數字鎖相環(huán)的研究是很有意義的。
本文在詳細分析鎖相環(huán)原理的基礎上,給出了全數字鎖相環(huán)設計思路,確定了其主要模塊功
2、能,針對FPGA的設計特點,采用模塊化、層次化的設計方法,將鎖相環(huán)環(huán)路分為五個功能模塊,給出各個模塊單元電路的設計。鎖相環(huán)的主要性能指標是鎖定時間短、同步誤差小,適用頻帶適當?;谏鲜隹紤],提出了一種高精度快速鎖定的全數字鎖相環(huán)系統(tǒng),該系統(tǒng)通過對÷K計數器的模數K進行自動調節(jié),以解決鎖定時間與同步誤差之間的矛盾?;贛odelSim SE6.5仿真設計環(huán)境,采用Verilog HDL語言完成了系統(tǒng)設計,并給出了各主要功能模塊的具體設計流
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的新型全數字鎖相環(huán)的設計與實現.pdf
- 基于FPGA的全數字鎖相環(huán)設計與研究.pdf
- 基于FPGA的全數字鎖相環(huán)的設計與應用.pdf
- FPGA內全數字延時鎖相環(huán)的設計.pdf
- 全數字鎖相環(huán)電路的設計與實現.pdf
- 全數字鎖相環(huán)的設計
- 基于FPGA的數字鎖相環(huán)設計與實現.pdf
- 全數字鎖相環(huán)設計
- 智能全數字鎖相環(huán)的設計
- 基于TDC的全數字鎖相環(huán)研究與設計.pdf
- 應用于十萬門FPGA的全數字鎖相環(huán)設計.pdf
- 基于游標環(huán)形的全數字鎖相環(huán)研究與設計.pdf
- 基于0.18μmcmos工藝的全數字鎖相環(huán)設計
- 基于FPGA的全數字鎖相環(huán)電機調速系統(tǒng)研究.pdf
- 基于fpga的數字鎖相環(huán)設計[開題報告]
- 基于線性增強TDC的全數字鎖相環(huán)設計.pdf
- 三階全數字鎖相環(huán)技術研究與FPGA設計.pdf
- 全數字鎖相環(huán)的研究與設計畢業(yè)設計
- 全數字鎖相環(huán)的vhdl設計【文獻綜述】
- 全數字鎖相環(huán)的vhdl設計【開題報告】
評論
0/150
提交評論