版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、隨著集成電路技術(shù)的發(fā)展,鎖相環(huán)(PhaseLockedLoop,PLL)技術(shù)得到了越來越多的關(guān)注。鎖相環(huán)普遍應(yīng)用于家庭數(shù)字產(chǎn)品、航空航天、無線通信和視頻傳輸?shù)阮I(lǐng)域,它已經(jīng)成為現(xiàn)代通信電路中必不可少的電路模塊,因此對它的研究具有重要意義。
本文從鎖相系統(tǒng)的工作原理入手,分析了鎖相環(huán)的電路模型,對環(huán)路的重要組成部分——壓控振蕩器和鑒相器進(jìn)行了電路設(shè)計和仿真。并采用Simulink對系統(tǒng)建立模型,從理論上研究了影響鎖相環(huán)電路瞬態(tài)響應(yīng)
2、時間的因素并得出相關(guān)結(jié)論。
在論文中,壓控振蕩器的設(shè)計采用交叉耦合型LC振蕩器模型,利用二次諧波濾波技術(shù)對電路進(jìn)行改進(jìn),有效地降低了振蕩器電路的相位噪聲。本文設(shè)計的鑒相器電路是在Gilbert單元基礎(chǔ)上改進(jìn)的電路結(jié)構(gòu),該電路不僅可以在寬范圍輸入信號下正常工作,同時抑制了溫度對電路的影響。最后在Simulink環(huán)境下對鎖相環(huán)系統(tǒng)建立線性模型,通過對環(huán)路系統(tǒng)增益和濾波器傳遞函數(shù)參數(shù)的分析,改善了系統(tǒng)的瞬態(tài)響應(yīng)時間,從而提高了環(huán)路的
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 高頻寬范圍延時鎖相環(huán)的設(shè)計.pdf
- 三相數(shù)字鎖相環(huán)設(shè)計與仿真.pdf
- 高頻低噪聲CMOS集成鎖相環(huán)電路設(shè)計.pdf
- 鎖相環(huán)pll的設(shè)計與實現(xiàn)
- 高頻電子線路-鎖相環(huán)電路
- 鎖相環(huán)的綜合設(shè)計.pdf
- CMOS鎖相環(huán)的研究與設(shè)計.pdf
- 邏輯型鎖相環(huán)電路的設(shè)計與計算機(jī)仿真.pdf
- 高速鎖相環(huán)的研究與設(shè)計設(shè)計
- CMOS集成鎖相環(huán)設(shè)計.pdf
- 全數(shù)字鎖相環(huán)的設(shè)計
- 全數(shù)字鎖相環(huán)設(shè)計
- 高速鎖相環(huán)電路的研究與設(shè)計.pdf
- 自偏置鎖相環(huán)的設(shè)計與實現(xiàn).pdf
- 鎖相環(huán)設(shè)計外文翻譯
- 鎖相環(huán)大綱
- 模擬鎖相環(huán)
- 畢業(yè)設(shè)計基于multisim的鎖相環(huán)解調(diào)系統(tǒng)仿真
- 抗輻射鎖相環(huán)設(shè)計.pdf
- 低噪聲鎖相環(huán)設(shè)計.pdf
評論
0/150
提交評論