2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩65頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、在芯片設(shè)計(jì)中關(guān)鍵路徑的延時決定了電路的主頻性能,是芯片性能提升的瓶頸。通過優(yōu)化關(guān)鍵路徑提高電路性能成為當(dāng)今的研究熱點(diǎn)。一方面激烈的市場競爭和芯片規(guī)模日益復(fù)雜,對產(chǎn)品的研發(fā)時間提出了嚴(yán)峻的挑戰(zhàn),能實(shí)現(xiàn)最短關(guān)鍵路徑的全定制設(shè)計(jì)方法已經(jīng)不能滿足設(shè)計(jì)時間和成本的要求。另一方面,為了兼顧設(shè)計(jì)時間和性能,通常采用基于標(biāo)準(zhǔn)單元的半定制設(shè)計(jì)方法,但是受限于標(biāo)準(zhǔn)單元庫有限的驅(qū)動能力和數(shù)量,導(dǎo)致對關(guān)鍵路徑優(yōu)化不足,無法實(shí)現(xiàn)最短延時。
   為此,本

2、文提出基于可擴(kuò)展標(biāo)準(zhǔn)單元的半定制電路設(shè)計(jì)方法。采用邏輯功效模型分析關(guān)鍵路徑,根據(jù)分析結(jié)果構(gòu)建具有完備驅(qū)動能力的擴(kuò)展單元庫,采用邏輯功效算法優(yōu)化關(guān)鍵路徑,使得路徑每一級單元的門功效相等,從而獲得最短延時。方法可根據(jù)設(shè)計(jì)需求任意擴(kuò)展標(biāo)準(zhǔn)單元,能夠?qū)崿F(xiàn)設(shè)計(jì)自動化,具有良好的可移植性,適用于主流工藝。以處理器芯片為實(shí)驗(yàn)電路,使用TSMC的4種工藝分別設(shè)計(jì)和仿真。經(jīng)過實(shí)驗(yàn)仿真和驗(yàn)證,主流工藝下基于可擴(kuò)展標(biāo)準(zhǔn)單元的半定制電路設(shè)計(jì)方法能夠有效地縮短關(guān)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論