已閱讀1頁,還剩62頁未讀, 繼續(xù)免費閱讀
版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、隨著集成電路制造技術的不斷發(fā)展,芯片的速度和集成度顯著提高,導致芯片功率密度顯著增大。同時,為了延長移動設備中電池的使用時間、降低芯片的散熱和封裝成本,則希望降低芯片的功耗。因此,電路功耗就成為了芯片設計時需要重點考慮的因素。多米諾電路因其速度快、后端版圖面積小等優(yōu)點,被廣泛應用于各種復雜邏輯電路的關鍵路徑部分,其低功耗設計對降低整個電路的功耗意義重大。因此,如何降低多米諾電路的功耗已經(jīng)成為CMOS多米諾電路設計與研究的重點。
2、 本文首先介紹了低功耗電路設計的背景知識,其中包括了CMOS電路的功耗組成以及幾種降低電路功耗的常用技術,分析了多米諾電路的工作原理和特點。其次,根據(jù)多米諾電路的功耗特點,提出了兩種新的低功耗設計方案。第一種方案為浮柵控閾多米諾電路,在介紹了浮柵MOS器件的基本結構、工作原理和特點之后,分析比較了浮柵MOS器件的閾值可控性和漏電流情況,并在此基礎上提出了浮柵控閾多米諾電路。第二種方案為新型電壓縮放多米諾電路,介紹了該電路的工作原理和特點
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 亞65納米CMOS工藝低功耗高性能多米諾電路的設計研究.pdf
- 32納米低功耗高性能CMOS多米諾電路的設計與研究.pdf
- 低功耗高性能多米諾集成電路研究.pdf
- 高速FinFET多米諾電路.pdf
- 納米級CMOS高速低功耗加法器設計研究.pdf
- 納米級工藝VLSI芯片低功耗物理設計研究.pdf
- 多米諾唐朝
- 32nm CMOS多米諾單元電路NBTI老化分析與防護.pdf
- CMOS VLSI電路的功耗分析及低功耗設計研究.pdf
- CMOS電路低功耗設計與優(yōu)化研究.pdf
- 基于絕熱多米諾邏輯的多值時序電路研究.pdf
- 《多米諾骨牌》教案
- 大班科學活動《多米諾》教學設計
- 事故風險的多米諾效應研究.pdf
- 低功耗CMOS集成電路設計方法的研究.pdf
- 低功耗MCML電路和電流型CMOS電路設計研究.pdf
- 多米諾計劃-網(wǎng)紅合作
- 納米級工藝下低壓低功耗模數(shù)轉換器的研究與設計.pdf
- 基于多閾值技術的低功耗CMOS電路設計.pdf
- 多米諾骨牌推倒規(guī)律的探究
評論
0/150
提交評論