版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、在現(xiàn)今的半導(dǎo)體行業(yè),線寬尺寸越來越小,工藝偏差越來越大,電源電壓越來越低,這些都給模擬電路設(shè)計(jì)帶來了很大的困難。鎖相環(huán)是一般電路系統(tǒng)都需要的,它提供的時(shí)鐘的精確性對(duì)于整個(gè)系統(tǒng)的性能都有很大的影響。現(xiàn)在的趨勢就是利用數(shù)字電路的一些優(yōu)點(diǎn)來對(duì)模擬電路做一些補(bǔ)償。其中自校準(zhǔn)就是比較流行的一種方法,它現(xiàn)在被廣泛的利用在PLL,ADC等模擬電路中。本文主要介紹了一種自校準(zhǔn)鎖相環(huán)的設(shè)計(jì)方法,電路實(shí)現(xiàn),算法流程,以及測試結(jié)果。自校準(zhǔn)鎖相環(huán)的目的是通過自
2、校準(zhǔn)電路來自動(dòng)調(diào)振蕩器的子帶,通過自動(dòng)檢測的方法來的到最優(yōu)化的振蕩器增益,從而改善鎖相環(huán)的抖動(dòng)和相位噪音。自校準(zhǔn)有很多實(shí)現(xiàn)方法,本文提出了一種可以與工藝,溫度和電源電壓無關(guān)的算法流程,通過自校準(zhǔn)部分的自動(dòng)檢測和自動(dòng)調(diào)整得到最優(yōu)化的子帶。同時(shí),結(jié)構(gòu)中減少了基準(zhǔn)電壓源,等于減少了部分面積和功耗。在文章的最后給出了本鎖相環(huán)的測試結(jié)果。該鎖相環(huán)的設(shè)計(jì)難點(diǎn)是在用最簡單的算法流程來達(dá)到最優(yōu)化的性能和環(huán)路濾波器的參數(shù)設(shè)定,以及性能優(yōu)秀的振蕩器的設(shè)計(jì)。
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 抗輻照低抖動(dòng)鎖相環(huán)設(shè)計(jì).pdf
- 低抖動(dòng)鎖相環(huán)設(shè)計(jì)及應(yīng)用.pdf
- 自校準(zhǔn)鎖相環(huán)設(shè)計(jì)研究.pdf
- 高精度占空比低抖動(dòng)鎖相環(huán)設(shè)計(jì)
- 寬頻率范圍低抖動(dòng)鎖相環(huán)設(shè)計(jì).pdf
- 高精度占空比低抖動(dòng)鎖相環(huán)設(shè)計(jì).pdf
- 低抖動(dòng)延遲鎖相環(huán)的研究.pdf
- CMOS高速低抖動(dòng)鎖相環(huán)的研究設(shè)計(jì).pdf
- 高速低抖動(dòng)CMOS鎖相環(huán)電路設(shè)計(jì).pdf
- 高速低抖動(dòng)全數(shù)字鎖相環(huán)的設(shè)計(jì)研究.pdf
- CMOS高速低抖動(dòng)鎖相環(huán)的設(shè)計(jì)和實(shí)現(xiàn).pdf
- 基于噪聲分析低抖動(dòng)全數(shù)字鎖相環(huán)設(shè)計(jì).pdf
- 低抖動(dòng)CMOS電荷泵鎖相環(huán)研究與設(shè)計(jì).pdf
- 寬頻率范圍低抖動(dòng)鎖相環(huán)的研究與設(shè)計(jì).pdf
- 高速低抖動(dòng)全差分CMOS鎖相環(huán)的研究設(shè)計(jì).pdf
- GHz低抖動(dòng)快速鎖定鎖相環(huán)電路技術(shù)研究.pdf
- 一種低抖動(dòng)的高速鎖相環(huán)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 快速鎖定低抖動(dòng)電荷泵鎖相環(huán)的研究與設(shè)計(jì).pdf
- 低抖動(dòng)寬調(diào)諧電荷泵鎖相環(huán)的研究與設(shè)計(jì).pdf
- 基于CMOS工藝的低雜散低抖動(dòng)鎖相環(huán)的研究與設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論