版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、隨著鎖相環(huán)技術(shù)在廣播、電視、通信、無線電及工業(yè)自動化等領(lǐng)域中的廣泛應用,它已經(jīng)成為高質(zhì)量電子設備和系統(tǒng)中必不可少的部件。尤其是數(shù)字鎖相環(huán)的出現(xiàn),使鎖相環(huán)的性能大大提高,它的抗干擾性、集成性和外圍電路簡單等特點,解決了若干模擬鎖相環(huán)中無法解決的問題。隨著大規(guī)模集成電路的發(fā)展和應用,開發(fā)出了真正意義上的新型全數(shù)字鎖相環(huán)(ADPLL)。這種鎖相環(huán)結(jié)構(gòu)完全由數(shù)字電路部件組成,并且具有實時處理能力。本論文設計了一種基于數(shù)字比例積分(PI)運算的全
2、數(shù)字鎖相環(huán)(ADPLL)的結(jié)構(gòu),并且對該鎖相環(huán)進行了電路級設計和仿真分析。論文研究的主要工作如下:
1.深入分析和比較了鎖相環(huán)各部件的結(jié)構(gòu)與性能,提出了基于數(shù)字PI運算的全數(shù)字鎖相環(huán)結(jié)構(gòu)設計方案;
2.對全數(shù)字鎖相環(huán)的各部件進行了詳細結(jié)構(gòu)設計與電路設計,并且進行了電路仿真;
3.在前述各部件設計和仿真的基礎上,進行了整體結(jié)構(gòu)設計與對比仿真分析。
理論分析和仿真結(jié)果表明,本論文設計的
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 全數(shù)字鎖相環(huán)設計
- 全數(shù)字鎖相環(huán)的設計
- 智能全數(shù)字鎖相環(huán)的設計
- 基于FPGA的全數(shù)字鎖相環(huán)設計與研究.pdf
- 全數(shù)字鎖相環(huán)電路的設計與實現(xiàn).pdf
- 基于TDC的全數(shù)字鎖相環(huán)研究與設計.pdf
- 基于FPGA的全數(shù)字鎖相環(huán)的設計與實現(xiàn).pdf
- 基于0.18μmcmos工藝的全數(shù)字鎖相環(huán)設計
- 基于游標環(huán)形的全數(shù)字鎖相環(huán)研究與設計.pdf
- 基于線性增強TDC的全數(shù)字鎖相環(huán)設計.pdf
- 基于FPGA的全數(shù)字鎖相環(huán)的設計與應用.pdf
- 基于FPGA的新型全數(shù)字鎖相環(huán)的設計與實現(xiàn).pdf
- 全數(shù)字鎖相環(huán)的vhdl設計【文獻綜述】
- 全數(shù)字鎖相環(huán)的vhdl設計【開題報告】
- FPGA內(nèi)全數(shù)字延時鎖相環(huán)的設計.pdf
- 全數(shù)字鎖相環(huán)的研究與設計畢業(yè)設計
- 基于時間數(shù)字轉(zhuǎn)換器的全數(shù)字鎖相環(huán)設計.pdf
- 基于噪聲分析低抖動全數(shù)字鎖相環(huán)設計.pdf
- 系統(tǒng)芯片中的全數(shù)字鎖相環(huán)設計.pdf
- 2.4ghzcmos全數(shù)字鎖相環(huán)的研究與設計
評論
0/150
提交評論