已閱讀1頁,還剩46頁未讀, 繼續(xù)免費閱讀
版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、低壓低功耗設計是集成電路設計的重要研究課題之一,本文對動態(tài)閾值低功耗CMOS基準電壓源進行了深入的研究。 通過柵體互連實現了動態(tài)閾值MOS場效應晶體管(DTMOS),采用Medici對其漏極輸出、載流子遷移率、亞閾值等特性進行了仿真分析,證明它是實現電路低功耗的有效手段之一。 提出了基于動態(tài)閾值的低功耗CMOS基準電壓源電路。在基準電壓源核心電路中,折疊運算放大器和電流源采用了DTMOS,降低了電路的工作電壓和功耗;采用
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 低壓低功耗CMOS帶隙基準電壓源設計.pdf
- 超低功耗CMOS基準電壓源的研究與設計.pdf
- 低電壓低功耗高精度的CMOS帶隙基準電壓源.pdf
- 低壓低功耗cmos帶隙基準電壓源的設計與仿真
- 低壓低功耗CMOS基準參考源的設計.pdf
- 基于多閾值技術的低功耗CMOS電路設計.pdf
- CMOS集成基準電壓源設計.pdf
- 低壓低功耗CMOS基準源補償策略及電路設計.pdf
- CMOS帶隙基準電壓源的設計.pdf
- 低功耗高精度帶隙基準源的設計.pdf
- 全CMOS基準電壓源的設計與研究.pdf
- CMOS帶隙基準電壓源的設計研究.pdf
- 基于65納米CMOS工藝基準電壓電流源的設計.pdf
- 納米工藝下低壓低功耗高精度電壓基準源的研究與設計.pdf
- cmos課程設計報告--低壓cmos帶隙電壓基準源設計
- 低電壓下高速低功耗CMOS ADC的研究與設計.pdf
- 低壓低溫漂CMOS基準電壓源的設計.pdf
- 高精度低功耗帶隙基準源電路的設計.pdf
- 低壓低功耗高精度基準源研究.pdf
- 低電壓低功耗CMOS RSSI電路的研究.pdf
評論
0/150
提交評論