版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、隨著現(xiàn)代通信技術(shù)的發(fā)展,特別是超寬帶通信系統(tǒng)的發(fā)展以及軟件無線電概念的提出,實時通信系統(tǒng)對數(shù)據(jù)采集系統(tǒng)的速度和精度要求越來越高。在目前集成電路工藝水平下,單片ADC的采樣速度和轉(zhuǎn)換精度不可能同時提高。為了在不犧牲精度的前提下提高采樣率,時間交替采樣系統(tǒng)被提出。在時間交替采樣系統(tǒng)里有M片ADC,這些ADC的采樣時鐘相互之間相位差為360/M度。系統(tǒng)里這些 ADC是同時工作,因此對于被采樣信號來說,時間交替采樣系統(tǒng)的采樣率是單片ADC的M倍
2、,理論上系統(tǒng)的精度還保持單片ADC的精度。
文章圍繞時間交替ADC系統(tǒng)硬件電路制作展開,詳細闡述了基于三片AD9480的時間交替ADC系統(tǒng)的各部分電路。首先介紹了采樣定理,指出采樣率提高的重要性,緊接著介紹時間交替采樣的原理以及采樣時鐘的偏斜和抖動對采樣的影響。然后分別介紹了時間交替ADC系統(tǒng)中交替時間采樣時鐘產(chǎn)生電路、差分放大器的放大電路、電源系統(tǒng)的設(shè)計、高速數(shù)據(jù)緩存電路等的設(shè)計,同時在電路設(shè)計的關(guān)鍵點給出說明或者仿真結(jié)果。
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于時間交替采樣結(jié)構(gòu)的高速ADC系統(tǒng).pdf
- 多通道時間交替ADC系統(tǒng)的研究與設(shè)計.pdf
- 高速并行交替采樣ADC系統(tǒng)的研究與實現(xiàn).pdf
- 時分交替ADC系統(tǒng)數(shù)字校準(zhǔn)算法與FPGA實現(xiàn).pdf
- 分時交替ADC時鐘失配數(shù)字校準(zhǔn)算法研究及系統(tǒng)實現(xiàn).pdf
- 時分交替ADC系統(tǒng)偏置、增益失配校準(zhǔn)算法的研究與FPGA實現(xiàn).pdf
- 基于時間交替的數(shù)據(jù)采集系統(tǒng)設(shè)計與實現(xiàn).pdf
- 分時交替ADC頻域加權(quán)校準(zhǔn)算法的設(shè)計及實現(xiàn).pdf
- 基于分時交替的高速高精度ADC設(shè)計與硬件實現(xiàn).pdf
- 分時交替ADC時鐘失配數(shù)字校準(zhǔn)設(shè)計與FPGA實現(xiàn).pdf
- 多通道時間交叉ADC校準(zhǔn)技術(shù)研究及實現(xiàn).pdf
- 高性能連續(xù)時間Σ-ΔADC設(shè)計.pdf
- 基于時間交替的高速采集技術(shù)研究與實現(xiàn).pdf
- 基于正弦擬合的時間交織ADC校準(zhǔn)算法設(shè)計與實現(xiàn).pdf
- 一種基于后臺校正的時間交織ADC設(shè)計與實現(xiàn).pdf
- 時間交替采樣技術(shù)及應(yīng)用研究.pdf
- 基于FPGA高速時間交織ADC校準(zhǔn)與研究.pdf
- 基于時間交錯的超高速ADC研究.pdf
- 6位2GSps時間交織ADC設(shè)計.pdf
- 時間交替采樣技術(shù)及應(yīng)用研究
評論
0/150
提交評論