版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、在當(dāng)代通信系統(tǒng)和電子領(lǐng)域中,鎖相環(huán)電路得到了廣泛的應(yīng)用,其中小數(shù)鎖相環(huán)電路由于分頻器可編程、頻率分辨率高等優(yōu)點(diǎn)更是占領(lǐng)了主導(dǎo)地位,但是其電路中動(dòng)態(tài)分頻工作模式會(huì)在輸出信號(hào)中引入量化噪聲,如何降低量化噪聲成為小數(shù)鎖相環(huán)電路設(shè)計(jì)的關(guān)鍵技術(shù)之一。
本文中選取作為小數(shù)鎖相環(huán)電路典型代表的電荷泵鎖相環(huán)電路為研究對(duì)象,對(duì)電荷泵鎖相環(huán)的結(jié)構(gòu)和工作原理進(jìn)行了分析,提出采用MASH1-1-1-1型sigma-delta調(diào)制器和Multiphas
2、e電路結(jié)合的改進(jìn)方案來降低小數(shù)鎖相環(huán)中的量化噪聲。對(duì)sigma-delta調(diào)制器的噪聲整形特性進(jìn)行了較為深入的研究,對(duì)調(diào)制器的傳輸函數(shù)研究結(jié)果表明MASH型sigma-delta調(diào)制器比普通高階sigma-delta調(diào)制器具有更好的噪聲整形特性。對(duì)現(xiàn)有的Multiphase電路結(jié)構(gòu)進(jìn)行了分析和改進(jìn),優(yōu)化精簡(jiǎn)了電路規(guī)模。采用Simulink建立了電荷泵鎖相環(huán)電路模型,并進(jìn)行了鎖相環(huán)系統(tǒng)的仿真,仿真結(jié)果表明改進(jìn)后量化噪聲可以降低到-100d
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 低噪聲鎖相環(huán)設(shè)計(jì).pdf
- 全數(shù)字鎖相環(huán)量化噪聲的非線性模型改良及其在相位噪聲中的驗(yàn)證.pdf
- 小數(shù)分頻鎖相環(huán)設(shè)計(jì)及其雜散與噪聲的抑制補(bǔ)償.pdf
- 應(yīng)用于FSK直接調(diào)制的小數(shù)鎖相環(huán)的設(shè)計(jì).pdf
- 高純度小數(shù)分頻鎖相環(huán)設(shè)計(jì).pdf
- 全數(shù)字鎖相環(huán)抖動(dòng)和相位噪聲的研究.pdf
- 鎖相環(huán)電路的設(shè)計(jì)及相位噪聲分析.pdf
- 電源噪聲引起CMOS鎖相環(huán)的周期抖動(dòng)研究.pdf
- 數(shù)字鎖相環(huán)的電源噪聲靈敏度分析.pdf
- 基于噪聲分析的電荷泵鎖相環(huán)設(shè)計(jì).pdf
- 低噪聲的鎖相環(huán)時(shí)鐘產(chǎn)生電路設(shè)計(jì).pdf
- 高速低噪聲電荷泵鎖相環(huán)設(shè)計(jì).pdf
- 鎖相環(huán)大綱
- 模擬鎖相環(huán)
- 基于環(huán)形振蕩器的鎖相環(huán)相位噪聲研究.pdf
- 低功耗雙模小數(shù)分頻鎖相環(huán)的研究與設(shè)計(jì).pdf
- 基于CMOS工藝的低噪聲鎖相環(huán)的研究與設(shè)計(jì).pdf
- 電荷泵鎖相環(huán)系統(tǒng)設(shè)計(jì)及噪聲分析.pdf
- 高頻低噪聲CMOS集成鎖相環(huán)電路設(shè)計(jì).pdf
- 基于分?jǐn)?shù)分頻鎖相環(huán)的設(shè)計(jì)與噪聲分析.pdf
評(píng)論
0/150
提交評(píng)論