版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、近年來(lái),隨著云計(jì)算、移動(dòng)互聯(lián)網(wǎng)和物聯(lián)網(wǎng)等通訊技術(shù)的快速發(fā)展,網(wǎng)絡(luò)通訊數(shù)據(jù)量呈爆發(fā)式增長(zhǎng),網(wǎng)絡(luò)安全問(wèn)題也日益凸顯。針對(duì)多種網(wǎng)絡(luò)安全協(xié)議設(shè)計(jì)的高速網(wǎng)絡(luò)處理器滿足了高速安全通信網(wǎng)的需求?;旌厦艽a體制結(jié)合了公鑰密碼算法和對(duì)稱密碼算法的優(yōu)點(diǎn),并已被應(yīng)用于多種重要網(wǎng)絡(luò)安全協(xié)議中。本文針對(duì)網(wǎng)絡(luò)處理器的應(yīng)用環(huán)境,設(shè)計(jì)了基于對(duì)稱密碼算法高級(jí)加密標(biāo)準(zhǔn)(Advanced Encryption Standard,AES)和公鑰密碼算法RSA(Rivest Sh
2、amir Adleman)的混合加解密模塊。
本文首先分析了混合加解密體制,得出AES和RSA混合密碼算法中AES密鑰擴(kuò)展、AES加解密和RSA加解密三種運(yùn)算可以分時(shí)完成,這有利于對(duì)三種運(yùn)算進(jìn)行邏輯復(fù)用。然后,總結(jié)歸納了AES和RSA兩種算法電路的相似邏輯,設(shè)計(jì)了可配置運(yùn)算單元,其內(nèi)部包含可配置的乘法、加法、S盒替代、移位以及互聯(lián)網(wǎng)絡(luò)等運(yùn)算子單元。通過(guò)配置各運(yùn)算子單元,可以在同一套電路中實(shí)現(xiàn)AES密鑰擴(kuò)展、AES加解密和RSA
3、加解密的運(yùn)算,從而節(jié)約了電路面積。同時(shí),在運(yùn)算單元外部搭建單獨(dú)針對(duì)AES密鑰擴(kuò)展、AES加解密和RSA加解密三種模式的專用控制電路,使得模式切換比較快捷。
本文完成了混合加解密模塊的寄存器傳輸級(jí)(Register Transfer Level,RTL)電路代碼設(shè)計(jì),并搭建仿真測(cè)試平臺(tái)進(jìn)行功能仿真,然后使用現(xiàn)場(chǎng)可編程門陣列(Field Programmable Gate Array,F(xiàn)PGA)平臺(tái)對(duì)設(shè)計(jì)的電路進(jìn)行了板級(jí)驗(yàn)證,證明
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的Keeloq算法加解密電路的設(shè)計(jì)與測(cè)試.pdf
- 應(yīng)用于移動(dòng)終端的RSA加解密電路設(shè)計(jì).pdf
- 網(wǎng)絡(luò)處理器中的流量整形電路模塊設(shè)計(jì).pdf
- 智能卡AES加解密協(xié)處理器VLSI設(shè)計(jì)與實(shí)現(xiàn).pdf
- 網(wǎng)絡(luò)處理器中帶AQM功能的校驗(yàn)?zāi)K設(shè)計(jì).pdf
- SEP6210芯片AES加解密模塊的設(shè)計(jì).pdf
- 網(wǎng)絡(luò)處理器中SDRAM存儲(chǔ)器接口模塊設(shè)計(jì)研究.pdf
- 面向藍(lán)牙4.0的aes加解密模塊設(shè)計(jì)與驗(yàn)證
- DSP處理器外圍模塊的設(shè)計(jì).pdf
- 阻混沌電路的設(shè)計(jì)及其在圖像加解密中的應(yīng)用研究.pdf
- 嵌入式網(wǎng)絡(luò)微處理器MAC模塊設(shè)計(jì).pdf
- 采用硬件加解密的虛擬私有網(wǎng)絡(luò).pdf
- 網(wǎng)絡(luò)處理器中處理單元的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于CIGS系統(tǒng)的數(shù)據(jù)庫(kù)加解密模塊的設(shè)計(jì)研究.pdf
- 網(wǎng)絡(luò)處理器中的路由交換硬件設(shè)計(jì).pdf
- 網(wǎng)絡(luò)處理器中包分類引擎設(shè)計(jì).pdf
- 網(wǎng)絡(luò)處理器高帶寬數(shù)據(jù)總線接口模塊設(shè)計(jì)研究.pdf
- 網(wǎng)絡(luò)處理器系統(tǒng)中SDRAM控制器電路設(shè)計(jì)與仲裁優(yōu)化研究.pdf
- sata2.0加解密接口芯片控制模塊的設(shè)計(jì)與實(shí)現(xiàn)
- 網(wǎng)絡(luò)處理器驗(yàn)證平臺(tái)的設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論