版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、電子科技大學(xué)碩士學(xué)位論文SATA2.0加解密接口芯片控制模塊的設(shè)計(jì)與實(shí)現(xiàn)姓名:陳杰申請(qǐng)學(xué)位級(jí)別:碩士專業(yè):通信與信息系統(tǒng)指導(dǎo)教師:李廣軍20100501ABSTRACTABSTRACTWjmtheadventoftheinformationage,theharddiskisbecomingthemainmediaforinformationstorageItsinterfacehasdevelopedfromtraditionalPAT
2、A(ParallelATA)totoday’SSATA(SerialATA)Comparedton鈕A,SArAhassomeobviousadvantagessuchashotplugfasttransferrateandhigherefficiencyintheimplementationSATA2OiSthesecondgenerationofSATAstandard,whichallowsanextemalharddrivetr
3、ansferrateofthetheoreticalvalueincreasedfromthefirstgenerationof15Gbpsto3GbpsInaddition,SArAharddrivealSOhaslessandthinnercables,lOWpowerconsumptionanditisbackwardcompatiblewithPATANowmostoftheharddisksinthemarketarebase
4、donS鼴盹0interfacestandardsIftheharddrivecontainingconfidentialinformationislostorstolenpremeditated,thelossesofthecountryorthecompanyareinestimableNowthereisnodomesticindependentintellectualpropertyrightsSATAchip,SOSATA20
5、interfaceencryptionanddecryptioncontrollerchip,whetherfornationalsecurityorcommercialinterests,hashighresearchvalueandapplicationvalueTIlispaperfirstanalysestheSArA20protocolsimplyincludingthephysicallayerlinklayertransp
6、ortlayerandthecommandlayerandintroducesthepartwhichisveryimportanttoourfuturedesignindetailBasedondigitalcircuitdesignitgivesthesystemarchitectureanddesignideasThewholesystemisdividedintothephysicallayerinterfaceunitmodu
7、le(PIU),thesendcontr01module(SCM),thereceiveestimatemodule(I冱),thedataprocessmodule(DPM),sendinterfaceenginemodule(SIE)andencryptionanddecryptionchipinterfacemodule(ENCP)Then,itdiscusseshowtheSCM,whichisthecontrollogicof
8、thesystemandtheENCPmoduleofthedatapatharedesignedandimplementedAfterthatitalsogivesthesimulationresultsofeachmoduleFinallyitintroducesthescenarioandtheresultsofverificationandtestbriefly,nledesignisimplementedinVirtex5XC
9、5VLX50TFPGAofXinlinx111etestshowsithasreachedtherequirementsoftheprojectItiSinsertedbetweentheharddiskandthehostsuccessfullywhichCanencryptanddecryptrealtimedatawhenitistransmittingIthaslesseffectontheefficiencyofthewrit
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- sata2.0硬盤(pán)加解密接口芯片數(shù)據(jù)通路的設(shè)計(jì)與fpga實(shí)現(xiàn)
- 基于fpga的sata2.0加解密接口芯片的設(shè)計(jì)驗(yàn)證及測(cè)試
- sata2.0硬盤(pán)加解密接口芯片數(shù)據(jù)通路的設(shè)計(jì)與fpga實(shí)現(xiàn)(1)
- sata2.0硬盤(pán)數(shù)據(jù)加解密系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)
- SATAⅡ加解密接口芯片的物理層設(shè)計(jì)與系統(tǒng)調(diào)試.pdf
- 基于sata2.0的可配置加解密系統(tǒng)設(shè)計(jì)與調(diào)試
- 基于stat2.0接口的硬盤(pán)加解密控制芯片的設(shè)計(jì)與實(shí)現(xiàn)
- 基于sata2.0接口的固態(tài)硬盤(pán)控制器的設(shè)計(jì)與實(shí)現(xiàn)
- sata2.0調(diào)測(cè)試結(jié)構(gòu)設(shè)計(jì)與實(shí)現(xiàn)
- 基于sata2.0的高速存儲(chǔ)系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)
- 輕量級(jí)AES加解密芯片設(shè)計(jì)與實(shí)現(xiàn).pdf
- SEP6210芯片AES加解密模塊的設(shè)計(jì).pdf
- usb2.0加密接口芯片的設(shè)計(jì)及其fpga驗(yàn)證
- 基于fpga的sata2.0加密橋控制器的設(shè)計(jì)與研究
- usb2.0接口控制芯片的固件設(shè)計(jì)與實(shí)現(xiàn)
- IPv6加密接口模塊的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 面向藍(lán)牙4.0的aes加解密模塊設(shè)計(jì)與驗(yàn)證
- 基于優(yōu)盤(pán)應(yīng)用的usb2.0接口控制芯片的設(shè)計(jì)與實(shí)現(xiàn)
- 基于加解密算法的MES系統(tǒng)安全模塊的研究與實(shí)現(xiàn).pdf
- 透明加解密存儲(chǔ)系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論