版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、隨著物聯(lián)網(wǎng)的高速發(fā)展,它的安全問(wèn)題也越來(lái)越引起人們的重視。東南大學(xué)蘇州集成電路重點(diǎn)實(shí)驗(yàn)室研發(fā)的SEP6210芯片可以廣泛應(yīng)用于智能家居、可穿戴設(shè)備等領(lǐng)域。為應(yīng)對(duì)物聯(lián)網(wǎng)短距離通信對(duì)數(shù)據(jù)安全性的需求,提高SEP6210芯片對(duì)數(shù)據(jù)加解密的安全性,本文基于AMBA2.0協(xié)議,選取當(dāng)今最安全可靠的AES(Advanced Encryption Standard)算法,在SEP6210內(nèi)部硬件實(shí)現(xiàn)AES加解密模塊,實(shí)現(xiàn)對(duì)數(shù)據(jù)的加解密。
本
2、文介紹了AES算法加解密的流程操作,將AES待處理數(shù)據(jù)變換為128位的狀態(tài)矩陣,然后在狀態(tài)矩陣上進(jìn)行列操作、行操作、密鑰擴(kuò)展和密鑰異或操作。AES算法的加解密流程操作都是在狀態(tài)矩陣上進(jìn)行。根據(jù)ASIC(Application Specific Integrated Circuit)資源受限設(shè)計(jì)原則,本文考慮芯片的面積大小、功耗和性能,同時(shí)結(jié)合SEP6210芯片實(shí)際的應(yīng)用背景,提高了AES模塊數(shù)據(jù)吞吐率和減小芯片面積。本文通過(guò)對(duì)狀態(tài)矩陣的
3、行移位和Xtime函數(shù)分別完成AES算法中行變換和列變換的硬件設(shè)計(jì)。針對(duì)實(shí)現(xiàn)難點(diǎn)S盒,本文采用邏輯組合實(shí)現(xiàn)法、降階實(shí)現(xiàn)法、查找表實(shí)現(xiàn)法三種實(shí)現(xiàn)方法進(jìn)行分析比較。根據(jù)實(shí)際的SEP6210芯片設(shè)計(jì)需要,在S盒面積和吞吐率之間來(lái)權(quán)衡取舍,本研究選擇查找表實(shí)現(xiàn)法來(lái)構(gòu)建S盒。本文設(shè)計(jì)的AES模塊具有數(shù)據(jù)模式和數(shù)據(jù)流模式兩種工作模式,數(shù)據(jù)流模式可以靈活地選取數(shù)據(jù)長(zhǎng)度,在實(shí)際的應(yīng)用環(huán)境中能夠保持良好的數(shù)據(jù)吞吐率。
本文最終對(duì)實(shí)現(xiàn)的AES模塊
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 輕量級(jí)AES加解密芯片設(shè)計(jì)與實(shí)現(xiàn).pdf
- 面向藍(lán)牙4.0的aes加解密模塊設(shè)計(jì)與驗(yàn)證
- 基于FPGA的AES算法數(shù)據(jù)加解密設(shè)計(jì).pdf
- sep6210芯片中低功耗can2.0總線控制器ip核設(shè)計(jì)與驗(yàn)證
- sata2.0加解密接口芯片控制模塊的設(shè)計(jì)與實(shí)現(xiàn)
- 專利 陳祺琦 一種硬件aes-ccm加解密模塊
- 基于FPGA的動(dòng)態(tài)可重構(gòu)AES加解密系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 智能卡AES加解密協(xié)處理器VLSI設(shè)計(jì)與實(shí)現(xiàn).pdf
- 網(wǎng)絡(luò)處理器中的混合加解密電路模塊設(shè)計(jì).pdf
- 基于CIGS系統(tǒng)的數(shù)據(jù)庫(kù)加解密模塊的設(shè)計(jì)研究.pdf
- SoC芯片中AES加密模塊的設(shè)計(jì)與實(shí)現(xiàn).pdf
- SATAⅡ加解密接口芯片的物理層設(shè)計(jì)與系統(tǒng)調(diào)試.pdf
- 基于stat2.0接口的硬盤加解密控制芯片的設(shè)計(jì)與實(shí)現(xiàn)
- 基于FPGA的數(shù)據(jù)加解密系統(tǒng)設(shè)計(jì).pdf
- aes課程設(shè)計(jì)報(bào)告--aes加密解密的實(shí)現(xiàn)
- 基于fpga的sata2.0加解密接口芯片的設(shè)計(jì)驗(yàn)證及測(cè)試
- 基于加解密算法的MES系統(tǒng)安全模塊的研究與實(shí)現(xiàn).pdf
- AES加密解密算法的高速ASIC設(shè)計(jì).pdf
- AES加、解密算法的FPGA優(yōu)化設(shè)計(jì).pdf
- 基于FPGA的ECC加解密算法研究及設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論