2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩67頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、數(shù)字安全輸入/輸出(SDIO)系統(tǒng)的主機與設(shè)備之間的通信控制很復(fù)雜,用軟件直接實現(xiàn)必然耗費大量CPU資源,且傳輸效率低。因此每個數(shù)字安全輸入/輸出設(shè)備都需要有專門的主控制器來負(fù)責(zé)主機與設(shè)備之間的通信。 本文對基于GALS的SDIO主控制器的設(shè)計進(jìn)行了研究。全局同步電路在系統(tǒng)功耗控制、時鐘樹處理等面臨越來越多的問題。異步電路設(shè)計有功耗低、速度性能提升潛力大等優(yōu)點,但異步設(shè)計技術(shù)缺乏成熟的EDA工具支持。因此,兼取同步、異步二者之長

2、的全局異步局部同步方式(GALS)應(yīng)用日益廣泛。GALS系統(tǒng)的設(shè)計思想是,將各個功能模塊采用同步方式設(shè)計,然后用同步/異步轉(zhuǎn)換接口將各同步模塊封裝起來。本文設(shè)計的SDIO主控制器需要處理異步時鐘域,采用了GALS接口電路的設(shè)計方案。在GALS接口電路的設(shè)計中,需要處理異步時鐘域握手、亞穩(wěn)態(tài)等一系列問題,在分析四相握手協(xié)議的基礎(chǔ)上,實現(xiàn)了基于標(biāo)準(zhǔn)單元的GALS接口電路的設(shè)計。 本文對SD協(xié)議在傳輸過程中會產(chǎn)生的中斷延遲問題進(jìn)行了分

3、析,設(shè)計了基于描述表的ADMA控制器,其通過狀態(tài)機來控制,傳輸過程無需CPU干預(yù)。設(shè)計采用AMBA總線,AMBA總線的核心是中斷仲裁控制,分析了常用的仲裁算法,并設(shè)計了一種多層動態(tài)仲裁算法,其性能優(yōu)于單一的仲裁算法。在分析SDIO主控制器系統(tǒng)功能和體系結(jié)構(gòu)的基礎(chǔ)上,采用自頂向下(TOP-DOWN)的設(shè)計方法,給出了SDIO主控制器的前端設(shè)計和驗證方法。該設(shè)計以Verilog HDL實現(xiàn),使用EDA工具進(jìn)行了邏輯仿真和靜態(tài)時序分析。驗證顯

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論