基于FPGA技術(shù)的振動(dòng)控制器研究與設(shè)計(jì).pdf_第1頁(yè)
已閱讀1頁(yè),還剩81頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、傳統(tǒng)的振動(dòng)控制器采用DSP進(jìn)行數(shù)字信號(hào)處理,由于其串行數(shù)據(jù)處理方式限制了控制器的數(shù)據(jù)處理速度。FPGA能以并行方式工作,故基于FPGA技術(shù)的振動(dòng)控制器能夠以并行的方式實(shí)現(xiàn)信號(hào)處理的功能,將極大的提高系統(tǒng)的工作效率。 片上可編程系統(tǒng)技術(shù)的誕生,為FPGA技術(shù)在各種嵌入式系統(tǒng)中的應(yīng)用提供了具體實(shí)施方案,今天的專(zhuān)用FPGA,如Xilinx公司的Virtex 4或ALTERA公司的Stratix II等蘊(yùn)藏著巨大的潛力,其架構(gòu)非常適合以

2、高度并行的方式實(shí)現(xiàn)DSP功能,從而可以獲得極高的性能。以Nios和MicroBlaze為代表的RISC處理器IP核以及用戶(hù)以HDL語(yǔ)言開(kāi)發(fā)的邏輯部件可以最終綜合到一片F(xiàn)PGA芯片中,實(shí)現(xiàn)真正的可編程片上系統(tǒng)。此外,可編程能力使得用戶(hù)在實(shí)現(xiàn)所需要的功能時(shí),可通過(guò)選擇適當(dāng)?shù)牟⑿卸仍谄骷娣e和性能之間做出折衷。 本文提出了一種基于FPGA技術(shù)的振動(dòng)控制器設(shè)計(jì)的方案,利用NiosII嵌入式軟核處理器作為整個(gè)系統(tǒng)的控制核心,根據(jù)需要定制了

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論