版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、近年來隨著無線通信技術(shù)的發(fā)展,越來越多的產(chǎn)品需要兼容多個不同的通信協(xié)議,這就需要滿足多個工作頻段的寬帶鎖相環(huán)。隨著CMOS工藝不斷發(fā)展,單位面積可集成的晶體管數(shù)量不斷提高,電源電壓也在降低,全數(shù)字鎖相環(huán)的性能已經(jīng)可以和模擬鎖相環(huán)媲美。全數(shù)字鎖相環(huán)可以使用數(shù)字電路設(shè)計的自動化流程,加快設(shè)計進(jìn)度,同時易于集成其他的數(shù)字輔助電路,充分利用數(shù)字電路實(shí)現(xiàn)復(fù)雜算法的便利性及高集成度。本論文主要研究了全數(shù)字鎖相環(huán)中時間數(shù)字轉(zhuǎn)換器的非線性對鎖相環(huán)雜散性
2、能的影響和鎖相環(huán)鎖定輔助技術(shù),并針對相關(guān)問題,提出解決方案,最終完成全數(shù)字鎖相環(huán)中雜散抑制和鎖定輔助電路的設(shè)計與實(shí)現(xiàn)。
首先,本論文簡要介紹了鎖相環(huán)原理及組成部分,然后對全數(shù)字鎖相環(huán)中counter和時間數(shù)字轉(zhuǎn)換器以及Retiming進(jìn)行了詳細(xì)介紹。論文重點(diǎn)介紹了時間數(shù)字轉(zhuǎn)換器的非線性對全數(shù)字鎖相環(huán)雜散性能的影響,并對雜散抑制算法進(jìn)行了詳細(xì)分析。為了使雜散抑制算法適用于寬帶全數(shù)字鎖相環(huán),本論文設(shè)計了跨度可調(diào)的可變延時單元電路,
3、以滿足在不同工作頻率下雜散抑制算法的要求。在自動頻率校準(zhǔn)電路設(shè)計中,本論文使用二進(jìn)制搜索算法,能夠快速準(zhǔn)確的縮小數(shù)控振蕩器輸出頻率與目標(biāo)頻率之間的誤差,加快鎖定速度。針對counter同步電路輸出中的glitch現(xiàn)象,本論文提出了glitch檢測及消除算法,可以對8bitcounter中最高兩位數(shù)據(jù)的同步錯誤實(shí)現(xiàn)檢測及校準(zhǔn),完全消除由于counter同步電路輸出中g(shù)litch對環(huán)路性能的影響。本論文的所有設(shè)計采用TSMC0.13μmCM
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 應(yīng)用于SoC的全數(shù)字鎖相環(huán)設(shè)計.pdf
- 應(yīng)用于十萬門FPGA的全數(shù)字鎖相環(huán)設(shè)計.pdf
- 應(yīng)用于無線通信的全數(shù)字鎖相環(huán)技術(shù).pdf
- 全數(shù)字鎖相環(huán)電路的設(shè)計與實(shí)現(xiàn).pdf
- 應(yīng)用于全數(shù)字鎖相環(huán)的時間數(shù)字轉(zhuǎn)換器的研究與設(shè)計.pdf
- 全數(shù)字鎖相環(huán)的設(shè)計
- 全數(shù)字鎖相環(huán)設(shè)計
- 智能全數(shù)字鎖相環(huán)的設(shè)計
- 應(yīng)用于FPGA的鎖相環(huán)設(shè)計研究.pdf
- 應(yīng)用于鎖相環(huán)的低功耗帶隙基準(zhǔn)電路研究與設(shè)計.pdf
- 基于FPGA的全數(shù)字鎖相環(huán)的設(shè)計與應(yīng)用.pdf
- 基于FPGA的全數(shù)字鎖相環(huán)設(shè)計與研究.pdf
- 全數(shù)字鎖相環(huán)的研究與設(shè)計畢業(yè)設(shè)計
- 應(yīng)用于高速電路中的電荷泵鎖相環(huán)設(shè)計.pdf
- 基于TDC的全數(shù)字鎖相環(huán)研究與設(shè)計.pdf
- 快速自適應(yīng)全數(shù)字鎖相環(huán)的研究與設(shè)計.pdf
- 2.4ghzcmos全數(shù)字鎖相環(huán)的研究與設(shè)計
- 基于游標(biāo)環(huán)形的全數(shù)字鎖相環(huán)研究與設(shè)計.pdf
- FPGA內(nèi)全數(shù)字延時鎖相環(huán)的設(shè)計.pdf
- 全數(shù)字鎖相環(huán)的vhdl設(shè)計【文獻(xiàn)綜述】
評論
0/150
提交評論