2023年全國(guó)碩士研究生考試考研英語(yǔ)一試題真題(含答案詳解+作文范文)_第1頁(yè)
已閱讀1頁(yè),還剩63頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、隨著ASIC芯片復(fù)雜度的增加,驗(yàn)證在ASIC設(shè)計(jì)中起著至關(guān)重要的作用。在眾多的驗(yàn)證方法中,采用基于FPGA原型驗(yàn)證可實(shí)現(xiàn)ASIC芯片的軟件與硬件協(xié)同驗(yàn)證,縮短了芯片設(shè)計(jì)開(kāi)發(fā)周期,提高驗(yàn)證效率。
   由于ASIC與FPGA兩者物理結(jié)構(gòu)上的異同,使得FPGA并不能完全再現(xiàn)ASIC設(shè)計(jì),出現(xiàn)了ASIC代碼和FPGA代碼不兼容性問(wèn)題。本文以解決原型驗(yàn)證過(guò)程中代碼兼容性問(wèn)題為主線,詳細(xì)研究了IP核移植技術(shù)。首先簡(jiǎn)要介紹了本次設(shè)計(jì)開(kāi)發(fā)的6

2、4位RISC微處理器的體系架構(gòu)。緊接著介紹了原型驗(yàn)證平臺(tái)搭建情況。隨后簡(jiǎn)要描述了FPGA原型驗(yàn)證的流程。
   最后著重針對(duì)FPGA原型驗(yàn)證時(shí),出現(xiàn)的IP核移植這一首要問(wèn)題,歸納出三種常需要移植的IP核,總結(jié)并概括一般情況下將ASIC設(shè)計(jì)轉(zhuǎn)到FPGA時(shí),IP核移植的十個(gè)步驟,并對(duì)其中的重點(diǎn)步驟進(jìn)行了分析。結(jié)合所承擔(dān)的“64位RISC微處理器開(kāi)發(fā)”項(xiàng)目,詳細(xì)論述了項(xiàng)目中存儲(chǔ)單元移植時(shí)外圍時(shí)序控制電路的實(shí)現(xiàn)和時(shí)鐘單元的移植過(guò)程,并對(duì)

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論