已閱讀1頁,還剩85頁未讀, 繼續(xù)免費閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、在蓬勃的技術(shù)大發(fā)展中,ARM微處理器已經(jīng)成為嵌入式系統(tǒng)主流的微處理器,其低電源低功耗優(yōu)勢日益明顯,成為許多SoC架構(gòu)的首選處理器。而SoC各種不同的互連方式也隨著以IP核復用為基礎(chǔ)的SoC設(shè)計技術(shù)的發(fā)展不斷推出,本文詳細介紹了其中的AMBA總線結(jié)構(gòu)。 不同的SoC平臺中,可能包含的模塊各不相同。但是內(nèi)存控制器和中斷控制器是必不可少的。因此,本次課題主要是設(shè)計基于ARM/AMBA的內(nèi)存控制器、中斷控制器等模塊的IP設(shè)計,通過可重用
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 8086微處理器IP軟核設(shè)計技術(shù)的研究.pdf
- 微處理器IP軟核的研究.pdf
- 八位微處理器IP核設(shè)計與研究.pdf
- SOC內(nèi)微處理器核的測試技術(shù)研究.pdf
- 高性能嵌入式媒體微處理器IP核設(shè)計研究.pdf
- 基于微處理器核的隨機邏輯內(nèi)建自測試技術(shù)研究.pdf
- 兼容6502微處理器IP開發(fā)與設(shè)計.pdf
- 32位RISC微處理器核的設(shè)計.pdf
- 微處理器雙發(fā)射的技術(shù)研究.pdf
- 基于嵌入式微處理器的測試技術(shù)研究.pdf
- 基于fpga的微處理器設(shè)計
- 基于0.13μmcmos工藝的risc微處理器固核設(shè)計
- 基于SMT技術(shù)的微處理器結(jié)構(gòu)研究.pdf
- 基于FPGA的異核微處理器系統(tǒng)研究.pdf
- 高性能微處理器門控電源設(shè)計技術(shù)研究.pdf
- 面向ASIC處理器的指令多發(fā)射技術(shù)研究.pdf
- 媒體數(shù)字信號處理器IP核關(guān)鍵技術(shù)研究.pdf
- 基于多模擬器協(xié)同模擬的微處理器驗證技術(shù)研究.pdf
- 微處理器
- 基于FPGA技術(shù)的嵌入式微處理器設(shè)計研究.pdf
評論
0/150
提交評論