版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、開關(guān)電源具有輸入電壓范圍寬、效率高、功率密度大、體積小、重量輕等優(yōu)點(diǎn),順應(yīng)了電子設(shè)備發(fā)展的方向與趨勢(shì),故得到了廣泛的研究與長(zhǎng)足的發(fā)展。但是,它的不足也隨著大量的應(yīng)用而逐步顯現(xiàn),即以整流后直接濾波的方式向后級(jí)電路供電,這種方式會(huì)使線網(wǎng)中的輸入電流波形產(chǎn)生嚴(yán)重的畸變,進(jìn)而對(duì)線網(wǎng)產(chǎn)生諧波污染。而功率因數(shù)校正(PFC)技術(shù)是目前解決諧波污染應(yīng)用最多,最有效的解決方案。隨著電力電子設(shè)備的不斷發(fā)展,人們對(duì)功率因數(shù)校正(PFC)技術(shù)的研究與應(yīng)用也不斷
2、升溫。
本文設(shè)計(jì)了一款基于乘法器(Multiplier)控制的PFC芯片,并對(duì)芯片進(jìn)行了應(yīng)用仿真以檢測(cè)其整體性能。論文的主要工作為:
首先介紹開關(guān)電源基礎(chǔ),對(duì)開關(guān)電源基本理論進(jìn)行了分析與推導(dǎo),得到了開關(guān)電源基本拓?fù)涞闹绷鱾鬟f函數(shù)以及對(duì)電感電流的波形進(jìn)行了分析,然后得出寬范圍輸入電壓下,基本拓?fù)渥睢皭毫印陛斎腚妷旱拇_定以及基本元器件——電感的設(shè)計(jì)。
其次,為了便于后續(xù)芯片內(nèi)部模塊以及其應(yīng)用電路的設(shè)計(jì),還對(duì)基于
3、乘法器控制的功率因數(shù)校正技術(shù)原理進(jìn)行了闡述。論文的主體部分為芯片內(nèi)部主要功能模塊的原理分析、電路設(shè)計(jì)和驗(yàn)證仿真,其主要模塊包括欠壓鎖定電路(UVLO)、帶隙基準(zhǔn)電壓源、RC振蕩器、電壓誤差放大器、乘法器、電流誤差放大器、PWM比較器。
最后,基于CSMC0.5um BCD工藝庫文件對(duì)芯片整體功能和性能參數(shù)進(jìn)行了仿真分析。應(yīng)用要求為:寬輸入電壓范圍80~260V AC;輸出電壓為VOUT_DC=380V且紋波電壓不超過3.5%;
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 一種基于乘法器控制的PFC芯片設(shè)計(jì).pdf
- 一種無乘法器的小功率PFC芯片電路設(shè)計(jì).pdf
- 一種無乘法器的CMOS PFC控制電路.pdf
- 一種基于乘法器的功率因數(shù)校正芯片研究與設(shè)計(jì).pdf
- 一種高性能乘法器的設(shè)計(jì)與研究——43位浮點(diǎn)乘法器的設(shè)計(jì)與研究.pdf
- 具有雙路輸出功能且不用乘法器的PFC控制芯片的設(shè)計(jì).pdf
- 一種基于混合壓縮樹型結(jié)構(gòu)的高性能浮點(diǎn)乘法器的設(shè)計(jì).pdf
- 基于fpga的乘法器設(shè)計(jì)
- 基于fpga的乘法器和除法器
- 快速乘法器的設(shè)計(jì).pdf
- 原碼一位乘法器設(shè)計(jì)
- 基于0.35μmsige工藝的低功耗復(fù)數(shù)乘法器asic芯片設(shè)計(jì)
- 畢業(yè)論文—高性能數(shù)字乘法器芯片電路設(shè)計(jì)
- 一種新型CMOS亞閾值四象限模擬乘法器的研究與設(shè)計(jì).pdf
- 直接補(bǔ)碼陣列乘法器的設(shè)計(jì)原理
- 乘法器課程設(shè)計(jì)--基于vhdl的數(shù)字系統(tǒng)設(shè)計(jì)
- 基于PowerPC體系結(jié)構(gòu)的乘法器設(shè)計(jì)與驗(yàn)證.pdf
- 一種基于雙極工藝的低成本PFC芯片的設(shè)計(jì).pdf
- 模擬乘法器概述
- 8位乘法器畢業(yè)設(shè)計(jì)
評(píng)論
0/150
提交評(píng)論