版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、隨著電子產(chǎn)品跟電子系統(tǒng)數(shù)量的不斷增加,電子設(shè)備所處的電磁環(huán)境也越來(lái)越惡劣,電磁兼容性的問(wèn)題也越來(lái)越突出,因此解決在同一電磁環(huán)境下的電子設(shè)備不受外界影響而保持正常工作的問(wèn)題迫在眉睫,同時(shí)這個(gè)問(wèn)題也受到了越來(lái)越多的關(guān)注,這一點(diǎn)也是研究電磁兼容的意義。如今超大規(guī)模集成電路工藝不斷進(jìn)步,特征尺寸越來(lái)越小,從而靜電放電(Electrostatic Discharge)對(duì)IC可靠性帶來(lái)越來(lái)越顯著的危害。數(shù)據(jù)表明,30%-50%的芯片總失效數(shù)是由于
2、ESD/EOS所造成的。如今解決ESD的問(wèn)題主要是通過(guò)片外(off-chip)防護(hù)和片上(on-chip)防護(hù)單元來(lái)實(shí)現(xiàn)對(duì)芯片的保護(hù),對(duì)于片上防護(hù)單元,設(shè)計(jì)初期由于我們并不知道其電路處理ESD的實(shí)際能力,因此需要在后期采用相應(yīng)的芯片級(jí)ESD測(cè)試方法來(lái)估量片上防護(hù)單元對(duì)ESD脈沖干擾的處理能力,經(jīng)過(guò)對(duì)芯片進(jìn)行反復(fù)的測(cè)試與設(shè)計(jì)只有當(dāng)芯片達(dá)到測(cè)試要求,芯片才會(huì)中流入市場(chǎng)。本文基于現(xiàn)有的系統(tǒng)級(jí)ESD測(cè)試方法,根據(jù)測(cè)試過(guò)程中遇到的問(wèn)題,提出了一種
3、改進(jìn)的微處理器ESD測(cè)試方法,并對(duì)微處理器I/O保護(hù)電路進(jìn)行了仿真優(yōu)化。
本研究分為三個(gè)部分:第一部分內(nèi)容介紹了一種MCU的ESD測(cè)試方法。首先根據(jù)對(duì)系統(tǒng)級(jí)的ESD測(cè)試方法IEC61000-4-2標(biāo)準(zhǔn)展開(kāi)研究,歸納和總結(jié)了系統(tǒng)級(jí)測(cè)試方法存在的不足。參照飛思卡爾現(xiàn)有的芯片上電ESD測(cè)試方法并對(duì)其進(jìn)行了改善,提出了一種改進(jìn)的微處理器測(cè)試方法。本文從ESD測(cè)試環(huán)境、測(cè)試PCB板級(jí)設(shè)計(jì)、測(cè)試板電路設(shè)計(jì)、測(cè)試具體流程以及測(cè)試軟件等方面來(lái)
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 有效改進(jìn)全芯片ESD防護(hù)能力的設(shè)計(jì)方案.pdf
- esd靜電防護(hù)測(cè)試試題要點(diǎn)
- ESD防護(hù)設(shè)計(jì)的若干問(wèn)題研究.pdf
- 集成電路的典型ESD防護(hù)設(shè)計(jì)研究.pdf
- 基于電壓降低的IO級(jí)聯(lián)MOS的ESD結(jié)構(gòu)壓縮研究和設(shè)計(jì).pdf
- 淺析電子通信產(chǎn)品的esd防護(hù)設(shè)計(jì)
- 先進(jìn)工藝下的片上ESD防護(hù)設(shè)計(jì)研究.pdf
- 集成電路ESD失效機(jī)理和ESD防護(hù)電路研究.pdf
- CMOS集成電路的ESD防護(hù)研究.pdf
- PDP驅(qū)動(dòng)電路輸出端ESD防護(hù)設(shè)計(jì).pdf
- FPGA全芯片ESD防護(hù)設(shè)計(jì)和優(yōu)化.pdf
- RFIC的ESD防護(hù)電路與優(yōu)化設(shè)計(jì)技術(shù)研究.pdf
- 納米集成電路ESD防護(hù)研究.pdf
- esd防護(hù)中的電容選擇
- 集成電路中ESD防護(hù)研究.pdf
- 基于0.54μmcmos工藝的esd防護(hù)研究
- esd靜電防護(hù)管理規(guī)定
- 集成電路的ESD防護(hù)技術(shù)研究.pdf
- 深亞微米GGNMOS的ESD防護(hù)特性研究.pdf
- 基于SCR的高壓集成電路ESD防護(hù)研究與設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論