版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、噪聲在μg級(jí)別的高分辨率加速度計(jì)有著廣泛的應(yīng)用,包括慣性導(dǎo)航,空間微重力測(cè)量,傾斜控制,平臺(tái)穩(wěn)定,地震監(jiān)測(cè)等方面。電容式加速度計(jì)因其高靈敏度,低溫度系數(shù),低功耗,結(jié)構(gòu)簡(jiǎn)單等優(yōu)勢(shì),所以,適合于低噪聲加速度系統(tǒng)設(shè)計(jì)。在接口電路方面,微機(jī)械ΣΔ數(shù)字接口電路由于其結(jié)構(gòu)簡(jiǎn)單、受模擬電路部分精度的影響小、輸出數(shù)字信號(hào)等優(yōu)點(diǎn)得到關(guān)注。
本文設(shè)計(jì)一款五階高Q值高穩(wěn)定的數(shù)字式加速度計(jì)接口電路。系統(tǒng)其等效輸入噪聲近似為0.4μg/√Hz。高Q值敏
2、感結(jié)構(gòu)導(dǎo)致二階機(jī)械結(jié)構(gòu)處于欠阻尼狀態(tài),增加表頭的反應(yīng)延遲。另外,根據(jù)相關(guān)文章,高階ΣΔ電路在降低量化噪聲的同時(shí),降低了環(huán)路的穩(wěn)定性。因此本文的設(shè)計(jì)難點(diǎn)在于系統(tǒng)的穩(wěn)定性設(shè)計(jì)。為了解決此問(wèn)題,本文主要從兩方面入手,一是在環(huán)路中增加相位補(bǔ)償模塊。另一方面,系統(tǒng)采用多反饋式結(jié)構(gòu)并采用掃描參數(shù)的方法獲取穩(wěn)定的環(huán)路參數(shù)。在理論分析的基礎(chǔ)上,采用Q值為38.9的敏感結(jié)構(gòu)結(jié)合三個(gè)開(kāi)關(guān)電容積分器構(gòu)成五階的微機(jī)械ΣΔ式數(shù)字接口環(huán)路。利用Simulink建立
3、系統(tǒng)模型完成行為級(jí)仿真,輸出信號(hào)的噪聲接近-140dB左右,信噪比為119.1dB,有效位數(shù)為19.49bits。以行為級(jí)仿真的結(jié)果為指導(dǎo),采用0.5μmCMOS工藝完成相關(guān)模塊的晶體管級(jí)電路設(shè)計(jì),包括前端電荷檢測(cè)放大器、相位補(bǔ)償模塊、積分器、量化器、系統(tǒng)時(shí)序控制電路和開(kāi)關(guān)等,以及系統(tǒng)整體設(shè)計(jì)。對(duì)加速度計(jì)系統(tǒng)的晶體管級(jí)瞬態(tài)仿真結(jié)果處理得到的輸出信號(hào)噪聲接近-140dB,諧波為-124.6dB,信噪比為105.8dB,有效位數(shù)為17bit
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 五階低噪聲ΣΔ加速度計(jì)接口電路設(shè)計(jì).pdf
- 高動(dòng)態(tài)范圍閉環(huán)微加速度計(jì)接口ASIC電路設(shè)計(jì).pdf
- 高g值加速度計(jì)及其檢測(cè)電路的設(shè)計(jì).pdf
- 二階全差分ΣΔ微加速度計(jì)接口電路設(shè)計(jì).pdf
- 低噪聲高精度加速度計(jì)接口電路設(shè)計(jì).pdf
- 低功耗壓阻加速度計(jì)接口電路設(shè)計(jì).pdf
- 低諧波失真多位ΣΔ加速度計(jì)接口電路設(shè)計(jì).pdf
- MEMS微加速度計(jì)讀出電路設(shè)計(jì).pdf
- 高g值微硅加速度計(jì)的研制.pdf
- 小型加速度計(jì)全數(shù)字讀出電路設(shè)計(jì)與研究.pdf
- 加速度計(jì)設(shè)計(jì)
- 微加速度計(jì)接口電路中LDO的設(shè)計(jì).pdf
- 低功耗數(shù)字加速度計(jì)接口ASIC芯片設(shè)計(jì).pdf
- 閉環(huán)加速度計(jì)Σ-Δ數(shù)字輸出電路的設(shè)計(jì).pdf
- 高量程MEMS加速度計(jì)封裝研究.pdf
- MEMS諧振式加速度計(jì)頻率檢測(cè)電路設(shè)計(jì).pdf
- 課程設(shè)計(jì)---基于壓電加速度計(jì)速度測(cè)量信號(hào)調(diào)理電路設(shè)計(jì)
- 加速度計(jì)類型簡(jiǎn)介
- 低功耗閉環(huán)加速度計(jì)接口ASIC設(shè)計(jì).pdf
- 微加速度計(jì)接口電路中DC-DC轉(zhuǎn)換電路的設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論