基于CMOS 12位流水線ADC的設計.pdf_第1頁
已閱讀1頁,還剩71頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、流水線模數(shù)轉換器(Pipeline ADC)作為連接模擬信號和數(shù)字信號的接口被廣泛地應用在視頻信號處理、高分辨率圖像和醫(yī)學成像等領域中。與其他類型的ADC相比,Pipeline ADC在功耗、精度和速度等方面都有很好的折衷。一些需要轉換精度達到10位以上,轉換率達到幾十兆甚至上百兆的場合,Pipeline ADC能很好的實現(xiàn)ADC對性能的要求。
  本文在華大九天Aether軟件Spectre環(huán)境下,設計了基于0.35μm CMO

2、S工藝的12位40Msps Pipeline ADC。整體結構應用前10級每級1.5位ADC,最后一級2位FlashADC,共11級,主要包括模擬和數(shù)字兩個模塊,其中模擬部分包括:采樣保持(S/H)電路,Sub-ADC電路、余量增益電路(MDAC)、偏置電路、時鐘產生電路等。數(shù)字部分包括:延遲電路和數(shù)字校正電路。
  經(jīng)模擬仿真后得到如下結論:當電源電壓達到3.3V,采樣頻率達到40MHz時,增益自舉型運算放大器交流小信號增益為6

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論