版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)
文檔簡介
1、高性能的模數(shù)轉(zhuǎn)換器越來越多的應(yīng)用在國防、通信和高端家電等領(lǐng)域,是電子信息產(chǎn)業(yè)中的一項關(guān)鍵技術(shù)。隨著電子信息領(lǐng)域的發(fā)展,各種通信設(shè)備的工作速度不斷提高,因此對于高速模數(shù)轉(zhuǎn)換器的需求日趨迫切。傳統(tǒng)結(jié)構(gòu)的ADC在保證精度的情況下,速度實現(xiàn)幾乎達(dá)到了極限。因此,將單通道的ADC并行化是突破轉(zhuǎn)換速率的限制并不犧牲精度的有效方法。多通道時間交織技術(shù)存在著固有的弊端,即通道間的增益失配、失調(diào)失配和采樣時刻失配會降低系統(tǒng)精度,需要校正技術(shù)消除誤差。
2、r> 本文首先基于CMOS Smic0.18μm工藝設(shè)計了一款12位50MHz的單通道流水線ADC,在輸入561.523kHz的正弦信號時,信噪失真比(SNDR)達(dá)到70.3581dB,動態(tài)無雜散范圍(SFDR)為77.9108dB,有效位數(shù)(ENOB)為11.5137位。在此基礎(chǔ)上,詳細(xì)分析了雙通道時間交織流水線ADC的失配產(chǎn)生原因,通過數(shù)學(xué)推導(dǎo)將失調(diào)失配、增益失配和采樣時刻失配對系統(tǒng)精度的影響進行量化,并利用Matlab建模仿真驗
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 多通道時間交織流水線ADC的研究與設(shè)計.pdf
- 12bit 200MSPS時間交織流水線ADC研究與設(shè)計.pdf
- 12位高速流水線ADC的研究和設(shè)計.pdf
- 基于CMOS 12位流水線ADC的設(shè)計.pdf
- 12位10MHz流水線ADC的研究與設(shè)計.pdf
- 12位100MSPS流水線型ADC研究與設(shè)計.pdf
- 12位100Msps雙采樣流水線ADC設(shè)計.pdf
- 12位40MSPS流水線ADC關(guān)鍵單元的設(shè)計.pdf
- 一種雙通道8-bit200MSPS時間交織流水線ADC的研究與設(shè)計.pdf
- 12位低壓流水線型ADC關(guān)鍵單元的研究與設(shè)計.pdf
- 12位高速流水線ADC的研究及其關(guān)鍵電路設(shè)計.pdf
- 12位250MSPS流水線ADC關(guān)鍵設(shè)計技術(shù)研究.pdf
- 10位高速CMOS流水線型ADC設(shè)計.pdf
- 10位50MHz流水線ADC的設(shè)計.pdf
- 12位100MSPS流水線ADC中的MDAC模塊研究.pdf
- 10位80MSPS流水線ADC的研究與設(shè)計.pdf
- 電流模式流水線ADC的研究設(shè)計.pdf
- 8位10MS-s流水線ADC的設(shè)計.pdf
- 14位流水線ADC中的關(guān)鍵電路設(shè)計.pdf
- 10位50MHz流水線ADC的研究與設(shè)計.pdf
評論
0/150
提交評論