10位60MSPS流水線ADC的研究和設(shè)計.pdf_第1頁
已閱讀1頁,還剩61頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、隨著無線通信系統(tǒng)及便攜式視頻影像設(shè)備的快速增長,對于低功率及高轉(zhuǎn)換速度的集成電路有著不可或缺的需求。而模數(shù)轉(zhuǎn)換器在這些應(yīng)用中扮演了重要的角色,為了滿足這些需求,模數(shù)轉(zhuǎn)換器(ADC)也要朝著具有高轉(zhuǎn)換速度、低功耗的目標(biāo)邁進(jìn)。而在許多種類的CMOS模數(shù)轉(zhuǎn)換器結(jié)構(gòu)中,以流水線結(jié)構(gòu)能達(dá)到高速的輸入性能和快速的處理能力。因此,本論文以提高采樣速率為目標(biāo),設(shè)計了一個具有10位精度,60MHz采樣速率的流水線模數(shù)轉(zhuǎn)換器。 該模數(shù)轉(zhuǎn)換器的子模塊

2、電路包含了采樣保持電路、1.5位子ADC、子DAC、2倍增益級電路、數(shù)字校正電路、以及時鐘產(chǎn)生電路。綜合考慮流水線模數(shù)轉(zhuǎn)換器的性能要求和速度、功耗、面積。該流水線模數(shù)轉(zhuǎn)換器的采樣保持電路采用電容翻轉(zhuǎn)結(jié)構(gòu)以減少功耗;前8級每級1.5位,最后一級為2位的并行flash ADC,并采用數(shù)字校正技術(shù)對每級電路的誤差進(jìn)行校正,最終達(dá)到10位的精度;在采樣保持電路和級間增益放大電路中,采用增益提高型折疊共源共柵運(yùn)算放大器,以保證開關(guān)電容電路處理信號

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論