2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩61頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、當(dāng)今電子技術(shù)快速發(fā)展,大規(guī)模高速數(shù)字電路越來越多的應(yīng)用到電子系統(tǒng)中。激烈的市場競爭要求一個產(chǎn)品從設(shè)計到投放市場的時間越短越好,很多產(chǎn)品的研發(fā)時間大部分是花費在為解決高速印刷電路板設(shè)計中存在的電源完整性問題上,電源完整性問題對系統(tǒng)性能的影響越來越突出,會導(dǎo)致電壓不穩(wěn)、產(chǎn)生電磁干擾、系統(tǒng)工作不穩(wěn)定和PCB板翹曲變形甚至燒斷線路等問題。
  利用電源仿真分析的方法,可以在PCB設(shè)計階段盡可能地發(fā)現(xiàn)并解決隱藏的電源完整性問題,最大限度地減

2、小產(chǎn)品設(shè)計失敗的概率,提高電路系統(tǒng)工作的可靠性,提高一次成功的幾率,從而縮短開發(fā)周期,降低開發(fā)成本。本文基于高速數(shù)字電路理論和電源完整性基礎(chǔ)理論,對高速數(shù)字電路的電源網(wǎng)絡(luò)設(shè)計做了比較詳細(xì)的分析與研究。主要工作如下:
  首先,在電源完整性方面,介紹了電源分配網(wǎng)絡(luò)系統(tǒng)的組成,分析了布線設(shè)計對電源阻抗的影響,驗證了電容布局方式降低PDN阻抗的方法。利用仿真工具PowerSI以及仿真流程進(jìn)行實例仿真。
  其次,在PCB設(shè)計方面,

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論