版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、功率電子器件是電磁干擾EMI(Electromagnetic Interference)的發(fā)射機(jī)。由于近年來科學(xué)技術(shù)的發(fā)展和功率半導(dǎo)體器件開關(guān)性能的不斷改善,開關(guān)頻率不斷增加,電磁兼容成為一個(gè)重要的課題。功率 VDMOS(Vertical Double-Diffused MOSFET)器件作為功率開關(guān)管被應(yīng)用于不同工業(yè)領(lǐng)域中,器件工作在on/off的快速循環(huán)轉(zhuǎn)換狀態(tài),開關(guān)瞬態(tài)的電壓變化率dv/dt和電流變化率di/dt急劇變化,會產(chǎn)生很
2、高的EMI并輻射至周圍電路?;诖?,本文從VDMOS器件本身而非電路角度來研究其EMI特性,優(yōu)化VDMOS器件參數(shù),降低其在電源工作時(shí)的電磁干擾,不僅可以大大簡化線路工程師的EMI設(shè)計(jì),還可以降低系統(tǒng)成本,提高可靠性,對提升器件的市場競爭力有明顯優(yōu)勢。
本研究主要內(nèi)容包括:⑴從理論層面分析了功率VDMOS的EMI產(chǎn)生機(jī)理。功率VDMOS在高頻開關(guān)過程中柵電容快速充放電造成的高di/dt和dv/dt是產(chǎn)生EMI的主要原因。具體地
3、,VDMOS的EMI產(chǎn)生機(jī)理包括寄生電容引發(fā)的振蕩、柵極電壓的振蕩、漏極電壓的振蕩以及寄生體二極管引發(fā)的振蕩四個(gè)方面。然后,從優(yōu)化VDMOS寄生參數(shù)和優(yōu)化體二極管軟度因子的角度提出了功率VDMOS的EMI抑制技術(shù)。⑵通過仿真軟件MEDICI對影響VDMOS器件EMI性能的參數(shù)進(jìn)行了仿真驗(yàn)證。具體通過改變不同寄生參數(shù)的值來分析它們對VDMOS關(guān)斷特性的影響,以關(guān)斷過程中電流、電壓波形的振蕩幅值(電流尖峰、電壓尖峰)來表征VDMOS本身所形
4、成的EMI的強(qiáng)弱。仿真發(fā)現(xiàn),柵電阻RG越大,寄生柵電容越大,寄生電感LD越小,VDMOS關(guān)斷瞬態(tài)的電壓和電流波形的振蕩幅值和振蕩次數(shù)明顯減小,EMI減小,與理論分析相符。⑶結(jié)合兩款VDMOS產(chǎn)品在實(shí)際應(yīng)用電路中的EMI測試結(jié)果和它們本身的動態(tài)參數(shù)測試結(jié)果進(jìn)行對比分析,進(jìn)一步驗(yàn)證了VDMOS開關(guān)過程中較大的di/dt和dv/dt可產(chǎn)生更嚴(yán)重的EMI,且適當(dāng)增加其柵極電阻RG、寄生電容CGS和CGD,減小漏極寄生電感LD,提高寄生體二極管軟
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 功率VDMOS器件溫度特性的分析與模擬.pdf
- 功率VDMOS器件失效分析與可靠性研究.pdf
- 開關(guān)電源傳導(dǎo)EMI分析及抑制技術(shù)的研究.pdf
- 高壓VDMOS功率器件的設(shè)計(jì)與仿真.pdf
- 電力電子裝置傳導(dǎo)EMI分析及抑制技術(shù)研究.pdf
- 平面型VDMOS功率管的設(shè)計(jì)與研究.pdf
- 功率VDMOS器件結(jié)構(gòu)與優(yōu)化設(shè)計(jì)研究.pdf
- 功率VDMOS物理結(jié)構(gòu)與特性的研究與建模.pdf
- 電能變換系統(tǒng)傳導(dǎo)EMI分析與抑制.pdf
- 700V功率VDMOS設(shè)計(jì).pdf
- D類功放中EMI抑制技術(shù)的研究.pdf
- 單相逆變器共模EMI分析及有源抑制技術(shù)研究.pdf
- 功率VDMOS器件SPICE模型研究.pdf
- 基于TCAD的VDMOS功率器件仿真研究.pdf
- 四象限變流器的EMI分析及混沌PWM抑制技術(shù)的研究.pdf
- 高壓功率VDMOS終端結(jié)構(gòu)研究.pdf
- 功率VDMOS器件的高溫可靠性研究.pdf
- 功率VDMOS器件結(jié)構(gòu)設(shè)計(jì).pdf
- VDMOS功率場效應(yīng)管外延材料的研究.pdf
- 一種功率VDMOS的HSPICE宏模型研究.pdf
評論
0/150
提交評論