版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、上海交通大學(xué)工程碩士專業(yè)學(xué)位論文0.35um CMOS 工藝多頻點(diǎn)輸出鎖相環(huán)電路設(shè)計(jì)碩 士 研 究 生:吳潔學(xué) 號(hào):1112102009導(dǎo) 師:莫亭亭副 導(dǎo) 師:姜自力申 請(qǐng) 學(xué) 位:工程碩士學(xué) 科:集成電路工程所 在 單 位:微電子學(xué)院答 辯 日 期:2013 年 12 月授予學(xué)位單位:上海交通大學(xué)上海交通大學(xué) 上海交通大學(xué) 上海交通大學(xué) 上海交通大學(xué)學(xué)位論文版權(quán)使用授權(quán)書 學(xué)位論文版權(quán)使用授權(quán)書 學(xué)位論文版權(quán)使用授權(quán)書 學(xué)位論文版權(quán)
2、使用授權(quán)書本學(xué)位論文作者完全了解學(xué)校有關(guān)保留、使用學(xué)位論文的規(guī)定,同意學(xué)校保留并向國(guó)家有關(guān)部門或機(jī)構(gòu)送交論文的復(fù)印件和電子版,允許論文被查閱和借閱。本人授權(quán)上海交通大學(xué)可以將本學(xué)位論文的全部或部分內(nèi)容編入有關(guān)數(shù)據(jù)庫(kù)進(jìn)行檢索,可以采用影印、縮印或掃描等復(fù)制手段保存和匯編本學(xué)位論文。保密 保密□,在 年解密后適用本授權(quán)書。本學(xué)位論文屬于不保密 不保密□。(請(qǐng)?jiān)谝陨戏娇騼?nèi)打“√” )學(xué)位論文作者簽名: 指導(dǎo)教師簽名:日期: 日期:2013 年
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 鎖相環(huán)BIST測(cè)試電路設(shè)計(jì).pdf
- 鎖相環(huán)內(nèi)建參數(shù)測(cè)量電路設(shè)計(jì).pdf
- 鎖相環(huán)片上抖動(dòng)測(cè)量電路設(shè)計(jì).pdf
- 微機(jī)械陀螺中鎖相環(huán)電路設(shè)計(jì).pdf
- 基于延遲鎖相環(huán)的時(shí)鐘電路設(shè)計(jì).pdf
- 高速低抖動(dòng)CMOS鎖相環(huán)電路設(shè)計(jì).pdf
- 高頻低噪聲CMOS集成鎖相環(huán)電路設(shè)計(jì).pdf
- 時(shí)鐘產(chǎn)生系統(tǒng)中的鎖相環(huán)電路設(shè)計(jì).pdf
- 低噪聲的鎖相環(huán)時(shí)鐘產(chǎn)生電路設(shè)計(jì).pdf
- 高階多相位電荷泵鎖相環(huán)電路設(shè)計(jì).pdf
- 基于0.18μmcmos工藝低功耗電荷泵鎖相環(huán)電路設(shè)計(jì)
- 鎖相環(huán)頻率綜合器關(guān)鍵電路設(shè)計(jì)與實(shí)現(xiàn).pdf
- 手機(jī)基帶芯片中鎖相環(huán)時(shí)鐘產(chǎn)生電路設(shè)計(jì).pdf
- 改進(jìn)的用于FPGA的數(shù)字鎖相環(huán)電路設(shè)計(jì).pdf
- 超高速CMOS鎖相環(huán)集成電路設(shè)計(jì).pdf
- 高精度、分?jǐn)?shù)分頻CMOS集成鎖相環(huán)電路設(shè)計(jì).pdf
- 基于鎖相環(huán)結(jié)構(gòu)的頻率綜合器芯片電路設(shè)計(jì).pdf
- 基于CMOS電荷泵鎖相環(huán)的時(shí)鐘電路設(shè)計(jì).pdf
- 電荷泵鎖相環(huán)的模型研究和電路設(shè)計(jì).pdf
- 0.35um射頻cmos工藝壓控振蕩器和鎖相環(huán)設(shè)計(jì)
評(píng)論
0/150
提交評(píng)論