版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、當(dāng)今時代,低功耗、低成本的解決方案成為無線射頻應(yīng)用的主要需求。為此涌現(xiàn)出多種無線標準來試圖滿足這一應(yīng)用需求。Zigbee協(xié)議的工作時間占空比僅為1%,可以大幅度降低動態(tài)功耗,特別適合低功耗、低成本的無線射頻應(yīng)用。頻率綜合器能通過頻率綜合技術(shù)為射頻收發(fā)機提供一系列可編程的本地載波信號。作為射頻收發(fā)機的核心模塊,頻率綜合器直接決定了整個射頻收發(fā)機的性能,因此研究低功耗、低成本的頻率綜合器具有重大的理論和現(xiàn)實意義。由于具有結(jié)構(gòu)簡潔、高頻譜純度
2、、低功耗、高集成度、輸出頻率高的優(yōu)勢,鎖相環(huán)頻率綜合器成為無線射頻頻率綜合器研究的熱點。
本文提出一種新的基于Zigbee協(xié)議的2.4GHz頻率綜合器結(jié)構(gòu)。該結(jié)構(gòu)由1.6GHz鎖相環(huán)路、壓控振蕩器調(diào)節(jié)控制電路、正交生成電路、混頻電路組成。通過將鎖相環(huán)路的輸出頻率降低到1.6GHz來減小鎖相環(huán)路的設(shè)計難度和功耗。由壓控振蕩器調(diào)節(jié)控制電路、預(yù)分頻器、壓控振蕩器組成的鎖頻環(huán)路可以加快頻率切換速度。帶可調(diào)電容陣列的單電感LC振蕩器在降
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于鎖相環(huán)結(jié)構(gòu)的頻率綜合器芯片電路設(shè)計.pdf
- 鎖相環(huán)頻率綜合器的設(shè)計與優(yōu)化.pdf
- 鎖相環(huán)頻率綜合器關(guān)鍵技術(shù)研究.pdf
- 鎖相環(huán)BIST測試電路設(shè)計.pdf
- 鎖相環(huán)內(nèi)建參數(shù)測量電路設(shè)計.pdf
- 基于鎖相環(huán)的頻率綜合器關(guān)鍵技術(shù)研究.pdf
- 鎖相環(huán)片上抖動測量電路設(shè)計.pdf
- 微機械陀螺中鎖相環(huán)電路設(shè)計.pdf
- 基于延遲鎖相環(huán)的時鐘電路設(shè)計.pdf
- 高速低抖動CMOS鎖相環(huán)電路設(shè)計.pdf
- 鎖相環(huán)及頻率調(diào)制與解調(diào)電路.doc
- 鎖相環(huán)及頻率調(diào)制與解調(diào)電路.doc
- 鎖相環(huán)及頻率調(diào)制與解調(diào)電路.doc
- PHY時鐘恢復(fù)鎖相環(huán)頻率綜合器的分析與設(shè)計.pdf
- 高頻低噪聲CMOS集成鎖相環(huán)電路設(shè)計.pdf
- 全數(shù)字鎖相環(huán)電路的設(shè)計與實現(xiàn).pdf
- 鎖相環(huán)頻率合成器的設(shè)計與實現(xiàn).pdf
- 鎖相環(huán)頻率合成器建模、設(shè)計與實現(xiàn).pdf
- 時鐘產(chǎn)生系統(tǒng)中的鎖相環(huán)電路設(shè)計.pdf
- 低噪聲的鎖相環(huán)時鐘產(chǎn)生電路設(shè)計.pdf
評論
0/150
提交評論