2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩76頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、本文在分析流水線型MD轉(zhuǎn)換器設(shè)計中常用的1.5位/級結(jié)構(gòu)的基礎(chǔ)上,研究了開關(guān)—電容結(jié)構(gòu)的采樣/保持電路設(shè)計以及數(shù)字校正電路設(shè)計,設(shè)計了一個10位/20MSPS流水線型A/D轉(zhuǎn)換器。主要工作內(nèi)容如下: 1、采用數(shù)字校正電路防止由于比較器失調(diào)對模數(shù)轉(zhuǎn)換器分辨率的限制,數(shù)字校正電路使轉(zhuǎn)換器對比較器失調(diào)誤差的容忍能力更高。在沒有數(shù)字校正電路時,比較器失調(diào)不能超過模數(shù)轉(zhuǎn)換器的1LSB,通過數(shù)字校正電路,可以使用更加簡單的比較器,從而可以減

2、小功耗,節(jié)約芯片面積,同時可以實現(xiàn)更高分辨率的模數(shù)轉(zhuǎn)換器。本論文設(shè)計的數(shù)字校正電路是利用一個簡單的移位寄存器和邏輯門電路來實現(xiàn),使電路結(jié)構(gòu)更加簡單。 2、在本論文的設(shè)計中,輸入的原始信號和SUB-DAC電路輸出模擬量分別做兩倍運算后再進行減法運算,最后得到余差輸出信號,這樣使電路更加簡化。 3、采用CHARTERED0.35μm、四層金屬、雙多晶硅CMOS工藝參數(shù)和設(shè)計規(guī)則對一個10位/20MSPS流水線型結(jié)構(gòu)A/D轉(zhuǎn)換

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論