版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、FPGA原型驗(yàn)證的出現(xiàn)極大地提高了芯片驗(yàn)證的效率。使得設(shè)計人員能夠在短時間內(nèi)測試大量的程序,及早的發(fā)現(xiàn)設(shè)計中的錯誤。但同時這種大規(guī)模芯片的驗(yàn)證使得軟件編譯時間越來越長,即使小的改動,也要連同沒有修改的部分一起重新編譯,浪費(fèi)了時間,降低了驗(yàn)證效率。
本文在對XXX DSP內(nèi)核IP驗(yàn)證的過程中,引入了增量式設(shè)計,將設(shè)計按照不同功能、關(guān)鍵時序路徑等進(jìn)行了設(shè)計分區(qū),每次修改設(shè)計后,再次編譯時,軟件會根據(jù)設(shè)計人員指定的分區(qū)網(wǎng)表類型,
2、繼承上一次編譯的結(jié)果,只重新編譯修改過的設(shè)計分區(qū),極大地縮短了再次編譯的時間,提高了FPGA驗(yàn)證的效率。本文具體工作如下:
首先,通過研究增量編譯的原理和設(shè)計方法,確定了通過QuartusⅡ軟件導(dǎo)出IP的方法以及使用IP的方法。
其次,完成了ASIC設(shè)計到FPGA設(shè)計的代碼轉(zhuǎn)換工作,并通過功能驗(yàn)證的方法,保證了代碼轉(zhuǎn)換在行為級的正確性。
接著,在成功導(dǎo)出DSP內(nèi)核IP的基礎(chǔ)上,采用增量式設(shè)計基于
3、LMB總線搭建了IP驗(yàn)證環(huán)境,包括時鐘模塊、IP模塊以及外部指令存儲體模塊。其中外部指令存儲體模塊又包含了從設(shè)備接口邏輯和存儲體邏輯。從設(shè)備接口邏輯除了Split傳輸外,支持LMB總線的所有傳輸類型,如字節(jié)傳輸、半字傳輸、字傳輸、雙字傳輸、讀改寫以及2、4、8節(jié)拍塊傳輸。存儲體邏輯實(shí)際上是一個ROM,寬度64bits,深度2048,是使用可綜合的RTL編寫的。
最后,采用應(yīng)用程序測試的方法,在XXX型高性能DSP IP F
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的DSP原型驗(yàn)證與測試.pdf
- 一種基于Zynq FPGA的MCU內(nèi)核的驗(yàn)證平臺.pdf
- 高性能DSP內(nèi)核的綜合優(yōu)化與驗(yàn)證.pdf
- 基于FPGA的8051IP核的設(shè)計與驗(yàn)證研究.pdf
- 基于FPGA的SoC-IP驗(yàn)證平臺的設(shè)計與實(shí)現(xiàn).pdf
- 基于FPGA的嵌入式操作系統(tǒng)微內(nèi)核IP核研究.pdf
- 高性能DSP IP設(shè)計與驗(yàn)證.pdf
- 一種基于IP復(fù)用的GPS系統(tǒng)設(shè)計及其FPGA驗(yàn)證.pdf
- 8位MCU架構(gòu)研究及基于FPGA的IP驗(yàn)證平臺實(shí)現(xiàn).pdf
- 基于高級驗(yàn)證語言的IP驗(yàn)證方法.pdf
- 高性能DSP的IP核設(shè)計與功能驗(yàn)證.pdf
- 基于arm平臺的linux2622內(nèi)核編譯
- 基于arm平臺的linux2622內(nèi)核編譯
- 基于FPGA和雙DSP結(jié)構(gòu)的視頻處理模塊設(shè)計及驗(yàn)證.pdf
- 基于FPGA的DDR3控制器IP設(shè)計與驗(yàn)證.pdf
- 基于SystemC的DSP內(nèi)核的高層建模.pdf
- 16位DSP IP核的設(shè)計與驗(yàn)證技術(shù).pdf
- 雷達(dá)信號處理關(guān)鍵IP核的FPGA實(shí)現(xiàn)與驗(yàn)證.pdf
- 基于FPGA的以太網(wǎng)UDP-IP處理器的設(shè)計與驗(yàn)證.pdf
- 基于DSP和FPGA的信號處理模塊及其IP核設(shè)計技術(shù)研究.pdf
評論
0/150
提交評論