版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、高速數(shù)據(jù)采集系統(tǒng)的設(shè)計與實現(xiàn)隨著當(dāng)今電子技術(shù)和數(shù)字技術(shù)的發(fā)展而發(fā)展,但整個系統(tǒng)的設(shè)計與實現(xiàn)隨著線載信號頻率的上升而更加難以實現(xiàn)。本系統(tǒng)要求4通道實時采樣時鐘頻率為250MHz、12bit的數(shù)據(jù)有效位、4Gbps的線載數(shù)據(jù)吞吐率。
針對本系統(tǒng)的性能指標(biāo)要求,提出系統(tǒng)的整體設(shè)計方案;進(jìn)而從硬件和軟件兩個方面來實現(xiàn)整個系統(tǒng)。
對于硬件部分的設(shè)計,主要闡述了信號完整性中的高頻信號特性及其難以實現(xiàn)的因素,常用的端接方式;通過仿
2、真說明了這些方式對信號傳播質(zhì)量的改善程度。隨后是對硬件系統(tǒng)中電源完整性的重要性以及本系統(tǒng)所利用的也是電源完整性解決辦法中常用且尤為重要的濾波電容選取方法闡述。最后是在Hyperlynx環(huán)境下對10層PCB板中過孔的建模、仿真、設(shè)計與分析,體現(xiàn)了過孔在高速PCB板中的重要性。整章中穿插了本系統(tǒng)在PCB規(guī)劃設(shè)計時所采用的部分解決信號完整性、電源完整性的方法。
對于軟件部分的設(shè)計,通過對模數(shù)轉(zhuǎn)換器AD9239和時鐘分配芯片AD951
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于AXIe的高速AD數(shù)據(jù)采集模塊的研究與實現(xiàn).pdf
- 基于FPGA高速數(shù)據(jù)采集系統(tǒng)的設(shè)計與實現(xiàn).pdf
- 基于FPGA控制的高速數(shù)據(jù)采集系統(tǒng)設(shè)計與實現(xiàn).pdf
- 基于NiosⅡ的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計與實現(xiàn).pdf
- 基于FPGA技術(shù)的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計與實現(xiàn).pdf
- 基于PCIE總線的高速數(shù)據(jù)采集系統(tǒng)設(shè)計與實現(xiàn).pdf
- 基于高速串口的數(shù)據(jù)采集處理系統(tǒng)的設(shè)計與實現(xiàn).pdf
- 基于PCI Express總線的高速數(shù)據(jù)采集系統(tǒng)硬件設(shè)計與實現(xiàn).pdf
- 基于DSP的高速數(shù)據(jù)采集與控制系統(tǒng)的設(shè)計與實現(xiàn).pdf
- 基于PCI總線的多通道高速數(shù)據(jù)采集系統(tǒng)的設(shè)計與實現(xiàn).pdf
- 基于CPLD的高速數(shù)據(jù)采集系統(tǒng)的實現(xiàn).pdf
- 基于FPGA的高速數(shù)據(jù)采集與存儲系統(tǒng)的實現(xiàn).pdf
- 高速數(shù)據(jù)采集與存儲系統(tǒng)的設(shè)計與實現(xiàn).pdf
- 高速實時大容量數(shù)據(jù)采集系統(tǒng)的設(shè)計與實現(xiàn).pdf
- 基于FPGA的數(shù)據(jù)高速采集系統(tǒng)設(shè)計.pdf
- 高速數(shù)據(jù)采集系統(tǒng)顯控軟件的設(shè)計與實現(xiàn).pdf
- 1GSPS高速數(shù)據(jù)采集系統(tǒng)的設(shè)計與實現(xiàn).pdf
- 基于FPGA的高速數(shù)據(jù)采集系統(tǒng)設(shè)計.pdf
- 基于PCIExpress的高速數(shù)據(jù)采集系統(tǒng)設(shè)計.pdf
- 基于FPGA的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計.pdf
評論
0/150
提交評論