2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩80頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、AXIe總線是AdvancedTCA在儀器和測試領(lǐng)域的擴展,具有傳輸速率高、通信帶寬高、板載面積大、功率高等特點,適用于高性能測試儀器模塊的開發(fā)。高速數(shù)據(jù)采集系統(tǒng)在測試、雷達和通信等領(lǐng)域具有廣泛的用途。國內(nèi)對AXIe總線產(chǎn)品的研制尚處于起步階段。因此研制AXIe數(shù)據(jù)采集模塊具有重要意義。
  本研究在AXIe總線規(guī)范的基礎(chǔ)上,分析和設(shè)計了AXIe高速AD數(shù)據(jù)采集模塊。設(shè)計任務(wù)包括AXIe接口設(shè)計、高速數(shù)據(jù)傳輸、數(shù)據(jù)采集電路等部分,

2、主要功能包括AD采集和傳輸、AD控制、DDR2數(shù)據(jù)緩存等。采用兩片自帶PCI Express硬核的FPGA分別實現(xiàn)了X2和X1通道的AXIe交換接口。采用兩片高速AD實現(xiàn)了4路采集通道并且可以逐通道控制采集模式,每通道數(shù)據(jù)采樣率可達500MSPS。采用FPGA和兩片Micron公司的DDR2內(nèi)存顆粒MT47H128M16實現(xiàn)數(shù)據(jù)接收和緩存等功能。為了實現(xiàn)數(shù)據(jù)采集模塊的可擴展性,設(shè)計使用了Qsys設(shè)計流程,完成了AXIe接口子系統(tǒng)、DDR

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論