2023年全國(guó)碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩65頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、隨著電子技術(shù)和數(shù)字技術(shù)的飛速發(fā)展,現(xiàn)代數(shù)字存儲(chǔ)示波器 DSO(Digital Storage Oscilloscope)技術(shù)也日新月異?,F(xiàn)代示波器具備了智能捕獲、參數(shù)分析、超大規(guī)模數(shù)據(jù)波形存儲(chǔ)、數(shù)據(jù)共享、FFT數(shù)學(xué)運(yùn)算等更為強(qiáng)大的功能。對(duì)波形數(shù)據(jù)采集的速度也有了更高的要求,本課題來源于1GSPS隨機(jī)取樣寬帶數(shù)字存儲(chǔ)示波器。該示波器要求最高實(shí)時(shí)采樣率為1GSPS,采集深度至少要達(dá)到4KB/通道。
  本課題研究的是高速數(shù)字存儲(chǔ)示波器

2、關(guān)鍵技術(shù)之一的高速數(shù)據(jù)采集技術(shù),要求設(shè)計(jì)并實(shí)現(xiàn)一種高速數(shù)據(jù)采集硬件系統(tǒng)。在本設(shè)計(jì)中,采用了AD芯片+FPGA芯片+ARM開發(fā)板的系統(tǒng)構(gòu)架,印制板采用四層板的構(gòu)建方式來實(shí)現(xiàn)了可以實(shí)現(xiàn)高達(dá)1GSPS采樣率的數(shù)據(jù)采集硬件系統(tǒng)。
  本論文首先對(duì)數(shù)字存儲(chǔ)示波器進(jìn)行了簡(jiǎn)單的介紹,然后較為詳細(xì)的闡述了本次設(shè)計(jì)的高速數(shù)據(jù)采集硬件系統(tǒng)的各個(gè)組成部分的功能,并將整個(gè)硬件系統(tǒng)分為ADC數(shù)字化時(shí)鐘源、數(shù)字化與數(shù)據(jù)采集電路和ARM控制功能電路三個(gè)主要部分

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論