集成電路測試系統(tǒng)后邏輯支持電路改進與模擬延遲線性能分析.pdf_第1頁
已閱讀1頁,還剩64頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、  本文對集成電路測試系統(tǒng)的一些關鍵問題進行了探討。在分析集成電路基本結構的基礎上,對后邏輯支持電路進行分析,采用延遲線分段補償時差,提出一種提高后邏輯支持電路工作速度的方案并加以實驗驗證;對集成電路測試系統(tǒng)定時電路關鍵部件模擬延遲線的性能進行了理論分析和實驗,包括模擬延遲線定時分辨率的分析,電壓干擾、溫度、非線性等因素對定時精度影響的分析;使用CAD工具PSpice對模擬延遲線性能進行了仿真實驗并對內(nèi)部比較器結構進行了改進?! 》抡?/p>

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論