混合集成電路測試板FPGA邏輯設(shè)計(jì).pdf_第1頁
已閱讀1頁,還剩82頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、“十一五”期間以來集成電路產(chǎn)業(yè)已經(jīng)成為國家的支柱性產(chǎn)業(yè),而國內(nèi)的集成電路測試行業(yè)還遠(yuǎn)遠(yuǎn)落后國際先進(jìn)水平,作為一項(xiàng)貫穿整個(gè)集成電路生產(chǎn)流程的支撐行業(yè),測試行業(yè)需要更強(qiáng)有力的發(fā)展以推動(dòng)國內(nèi)整個(gè)半導(dǎo)體行業(yè)的進(jìn)步。
  本文介紹了一種混合信號集成電路的測試設(shè)備,該測試設(shè)備使用上位機(jī)進(jìn)行測試功能的設(shè)置與測試結(jié)果的統(tǒng)計(jì)與顯示,上位機(jī)下載測試矢量和測試控制指令給測試板,由測試板執(zhí)行具體的測試工作,測試板由兩個(gè)部分組成,功能測試和模擬信號測試,分

2、別由兩塊FPGA控制相關(guān)測試工作,為了實(shí)現(xiàn)混合信號的測試,兩塊FPGA必須得協(xié)同工作,因此FPGA的邏輯設(shè)計(jì)是該測試板設(shè)計(jì)的一項(xiàng)重要工作,本文也將對FPGA的邏輯設(shè)計(jì)相關(guān)內(nèi)容進(jìn)行重點(diǎn)介紹。
  測試板主要由系統(tǒng)控制器FPGA、存儲單元、激勵(lì)源、測試單元及電子管腳組成。在數(shù)字測試部分,在 FPGA內(nèi)部采用了流水線式的工作模式,有效地提高了功能測試的最高測試速度;在直流參數(shù)測試部分,設(shè)計(jì)了精密測試單元電路進(jìn)行測試;在模擬信號的測試部分

3、,設(shè)計(jì)一塊16位的低速8通道的模數(shù)轉(zhuǎn)換器和一塊14位的高速模數(shù)轉(zhuǎn)換器以應(yīng)對不同的測試要求,高速模擬信號采集結(jié)果存儲器高達(dá)4M的存儲深度設(shè)計(jì)也滿足大多數(shù)的測試要求。
  本文在前兩章簡要介紹了集成電路測試的背景以測試原理,在第三章介紹了測試儀的總體結(jié)構(gòu),第四章重點(diǎn)介紹了測試板上兩塊 FPGA的邏輯設(shè)計(jì)工作,旨在從 FPGA的工作流程上詳細(xì)說明測試工作的測試原理,第五章簡要介紹了上位機(jī)軟件的使用,第六章介紹了該測試儀的一個(gè)測試案例,最

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論