版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、在摩爾定律的框架下,晶體管的尺寸不斷的變小。隨著晶體管尺寸的不斷縮小,器件的漏電流不斷的增大,造成電路的漏功耗上升。傳統(tǒng) CMOS晶體管的平面結(jié)構(gòu)正面臨前所未有的挑戰(zhàn)。此時(shí),胡正明教授提出的3D結(jié)構(gòu)的FinFET器件成為代替?zhèn)鹘y(tǒng) CMOS器件并延續(xù)摩爾定律的候選者之一。其獨(dú)特的三維立體結(jié)構(gòu)不僅可以使晶體管的尺寸得以繼續(xù)縮小,而且可以抑制短溝道效應(yīng)和減小漏電流。而漏電流的減小代表著漏功耗的降低。
功耗和速度是數(shù)字電路設(shè)計(jì)的兩個(gè)最
2、主要的考慮對(duì)象。因?yàn)樗俣群凸氖莾烧卟豢杉娴玫?,所以電路設(shè)計(jì)者需要在速度和功耗這兩個(gè)性能上進(jìn)行權(quán)衡和優(yōu)化。隨著便攜式電子產(chǎn)品的普及,功耗越來(lái)越成為電路設(shè)計(jì)者重點(diǎn)考慮的對(duì)象。近閾值電路具有極低的功耗,但近閾值電路工作速度非常慢,所以近閾值電路的使用范圍有限。在標(biāo)準(zhǔn)電源電壓下工作的電路,雖然有較高的工作速度,但電路功耗較大。而超閾值電路既具有可令人接受的電路工作速度,也具有相對(duì)較低的電路功耗。
本課題以基本門電路為研究對(duì)象,對(duì)不同
3、結(jié)構(gòu)特點(diǎn)的邏輯門電路進(jìn)行對(duì)比和分析。在本論文中,我們主要對(duì)以下幾個(gè)方面的內(nèi)容進(jìn)行了研究:
1、分析 FinFET器件的結(jié)構(gòu)特點(diǎn),了解 FinFET器件比普通 CMOS器件的優(yōu)點(diǎn),掌握 FinFET器件的電壓傳輸特性。
2、分析電路功耗的組成部分,了解靜態(tài)功耗和動(dòng)態(tài)功耗的來(lái)源和特點(diǎn),掌握電路降低功耗的常用手段。降低電源電壓是降低電路功耗的主要手段,了解亞閾值電路、近閾值電路、超閾值電路等電路工作的特點(diǎn),掌握降低電源電壓
4、對(duì)電路功耗、速度等性能的影響。
3、研究混合邏輯電路設(shè)計(jì)中常用的電路邏輯類型。一種門電路,可以有多種實(shí)現(xiàn)手段?;旌线壿嬰娐吩O(shè)計(jì)是指在一功能電路中使用多種邏輯結(jié)構(gòu)實(shí)現(xiàn)電路功能的方法。常見的邏輯結(jié)構(gòu)有:靜態(tài)互補(bǔ)結(jié)構(gòu)、DCVSL結(jié)構(gòu)、PTL結(jié)構(gòu)、TG結(jié)構(gòu)。這幾種邏輯結(jié)構(gòu),分別有其優(yōu)點(diǎn)和缺點(diǎn)。在電路設(shè)計(jì)過(guò)程中,綜合選用不同的邏輯結(jié)構(gòu)共同搭建電路,可以使電路性能得到進(jìn)一步的優(yōu)化。研究了多種FinFET電路邏輯類型性能及其優(yōu)缺點(diǎn)。
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 邏輯設(shè)計(jì)基礎(chǔ)
- 混合集成電路測(cè)試板FPGA邏輯設(shè)計(jì).pdf
- WebEDU項(xiàng)目邏輯設(shè)計(jì).rtf
- 邏輯設(shè)計(jì)期中考
- 數(shù)字邏輯設(shè)計(jì)及應(yīng)用
- WebEDU項(xiàng)目邏輯設(shè)計(jì).rtf
- fsss邏輯設(shè)計(jì)說(shuō)明
- MDIO接口邏輯設(shè)計(jì)及其FPGA驗(yàn)證.pdf
- 數(shù)字電路與邏輯設(shè)計(jì)試題
- 數(shù)字電路與邏輯設(shè)計(jì)習(xí)題
- 數(shù)字邏輯設(shè)計(jì)與應(yīng)用小論文
- 數(shù)字電路與邏輯設(shè)計(jì)試卷
- FPGA的時(shí)序邏輯設(shè)計(jì)及系統(tǒng)優(yōu)化.pdf
- 數(shù)字噴墨印刷機(jī)控制邏輯設(shè)計(jì).pdf
- 高速負(fù)載網(wǎng)絡(luò)均衡系統(tǒng)FPGA邏輯設(shè)計(jì).pdf
- FMC系列采集模塊及接口邏輯設(shè)計(jì).pdf
- 數(shù)字電路與邏輯設(shè)計(jì)考試大綱
- 第四講 邏輯設(shè)計(jì)技術(shù)(1)
- 數(shù)字電路與邏輯設(shè)計(jì)試卷-(1)
- 數(shù)字邏輯設(shè)計(jì)及應(yīng)用復(fù)習(xí)題
評(píng)論
0/150
提交評(píng)論