版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、高速并行ADC被廣泛應(yīng)用于通訊系統(tǒng)、數(shù)字視頻、磁盤讀寫等領(lǐng)域,它作為數(shù)字信號(hào)和模擬信號(hào)之間的接口有著不可替代的作用。隨著目前SoC技術(shù)迅速發(fā)展,嵌入式ADC成為最重要的IP核之一。在通訊或圖象處理系統(tǒng)中需要的極高速、中低精度的嵌入式ADC由于存在數(shù)字CMOS工藝兼容性、功耗和面積限制、噪聲問題等設(shè)計(jì)難題而成為目前研究熱點(diǎn)。本研究針對(duì)上述研究領(lǐng)域和研究難點(diǎn)在T/H電路、低功耗高速比較器、編碼器等設(shè)計(jì)中取得研究成果,在高速并行ADC系統(tǒng)設(shè)計(jì)
2、方面提出功耗、速度與精度之間的折衷分配方案,并對(duì)電流模電路在ADC中的應(yīng)用進(jìn)行探索和總結(jié)。論文的研究成果包括: 1.提出差分輸入的主從式采樣保持電路及內(nèi)部誤差補(bǔ)償放大器,并和電流模折疊插值器相結(jié)合,設(shè)計(jì)出滿足精度要求的高速采樣保持電路。 2.量化分析再生型電流比較器工作原理和噪聲干擾原因,并在此基礎(chǔ)上給出低功耗再生型電流比較器和抗噪聲輸出鎖存器設(shè)計(jì)。 3.針對(duì)折疊插值A(chǔ)DC,從速度、功耗、精度角度分析給出ADC折
3、疊率、插值率、折疊器與比較器數(shù)目之間的優(yōu)化分配關(guān)系。 4.研究并行ADC的動(dòng)態(tài)編碼電路,并通過編碼壓縮轉(zhuǎn)換技術(shù)將這種動(dòng)態(tài)編碼電路應(yīng)用范圍擴(kuò)展到6-1Obit精度的Flash ADC和折疊插值A(chǔ)DC。 5.主要電路及6位的折疊插值Fine ADC綜合電路都采用0.6μmBiCMOS工藝的BSIM3v3.2參數(shù)模型在HSPICE中進(jìn)行了模擬,并用Tanner軟件采用0.6μm BiCMOS設(shè)計(jì)規(guī)則畫了版圖,并通過DRC驗(yàn)證。
溫馨提示
- 1. 本站所有資源如無(wú)特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 高速CMOS A-D轉(zhuǎn)換器的設(shè)計(jì)研究.pdf
- 高速CMOS A-D轉(zhuǎn)換器的分析和設(shè)計(jì).pdf
- LXI并行A-D模塊研制.pdf
- 8位高速折疊內(nèi)插A-D轉(zhuǎn)換器的設(shè)計(jì).pdf
- 8位納米級(jí)高速SAR A-D轉(zhuǎn)換器設(shè)計(jì).pdf
- Σ-ΔA-D轉(zhuǎn)換器設(shè)計(jì)與仿真.pdf
- 一種多量程高速A-D轉(zhuǎn)換器的設(shè)計(jì).pdf
- 高速高精度流水線A-D轉(zhuǎn)換器設(shè)計(jì)研究.pdf
- 高速流水線A-D轉(zhuǎn)換器關(guān)鍵電路設(shè)計(jì)研究.pdf
- 10位高速異步逐次逼近型A-D轉(zhuǎn)換器設(shè)計(jì)研究.pdf
- 用于高速A-D轉(zhuǎn)換器的高精度基準(zhǔn)源設(shè)計(jì)研究.pdf
- 超高速A-D轉(zhuǎn)換器集成電路的研究與設(shè)計(jì).pdf
- 用于高速A-D轉(zhuǎn)換器的低抖動(dòng)時(shí)鐘穩(wěn)定電路設(shè)計(jì).pdf
- 12位高速A-D轉(zhuǎn)換器架構(gòu)研究及關(guān)鍵電路設(shè)計(jì).pdf
- 8位高速折疊插值A(chǔ)-D轉(zhuǎn)換器的研究與設(shè)計(jì).pdf
- 高速低功耗A-D轉(zhuǎn)換器及相關(guān)技術(shù)研究.pdf
- 一種8位低功耗高速A-D轉(zhuǎn)換器的設(shè)計(jì).pdf
- ΣΔA-D轉(zhuǎn)換器的設(shè)計(jì)與研究.pdf
- 多位量化∑-△A-D轉(zhuǎn)換器的設(shè)計(jì).pdf
- 基于隨機(jī)邏輯的A-D轉(zhuǎn)換器設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論