2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩82頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、流水線ADC由于在各性能方面有著很好的折衷,成為高速高精度ADC的主要實現(xiàn)方式之一。目前高速高精度流水線ADC廣泛應用于各個領域,其中包括數(shù)字通信領域、數(shù)據(jù)獲取領域和視頻處理領域等等。MDAC電路作為流水線ADC的核心模塊,其性能決定了整個流水線ADC的精度、速度、功耗等性能。因此,MDAC電路的研究對高速高精度流水線ADC的實現(xiàn)具有非常重要的意義。論文基于SMIC0.35μm CMOS工藝設計實現(xiàn)了應用于13位80MS/s流水線ADC

2、第一級的MDAC電路。
  論文首先分析了MDAC電路的基本原理,包括MDAC電路的結(jié)構、MDAC電路的模型以及MDAC電路中的非理想誤差;然后提出了帶溢出位判斷的2.5位MDAC電路的整體結(jié)構,詳細闡述了用于MDAC電路的增益自舉運算放大器以及柵壓自舉開關的設計過程,其中增益自舉運算放大器的設計包括主運算放大器的設計、輔助運算放大器的設計和共模反饋電路的設計,并給出了關鍵電路的仿真結(jié)果與仿真圖;最后介紹了版圖設計規(guī)則并給出了MD

3、AC電路的整體版圖。
  論文最終的設計結(jié)果為:增益自舉運算放大器的直流增益為98dB,單位增益帶寬為2GHz,12dB對應的相位裕度為63°;柵壓自舉開關在80MHz采樣頻率,12.490234375MHz輸入頻率,8192個采樣點的情況下 SNDR為88.59dB,SFDR為88.71dB,THD為-88.66dB,ENOB為14.5位;MDAC在80MHz采樣頻率,9.990234375MHz輸入頻率,8192個采樣點的情況

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論