版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、西安電子科技大學(xué)碩士學(xué)位論文12位50Msps流水線AD轉(zhuǎn)換器的研究與設(shè)計(jì)姓名:陳霞申請(qǐng)學(xué)位級(jí)別:碩士專業(yè):微電子學(xué)與固體電子學(xué)指導(dǎo)教師:張鶴鳴20070101AbstractWiththeexplosivedevelopmentofcommunicationanddigitalsignalprocessingtechnologyhasformedgraduallytakethedigitalsystemasthemainbodypat
2、ternAnanalogtodigitalconverterasallinterfacebetweenanalogsignalanddigitalsignal,especiallyisdemandedinvideoandwirelesscommunicationfieldAtthesametimepipelinedADChasagoodtradeoffbetweenspeedanddissipation,soitiswidelyused
3、Inthisthesis,alowpower12bit50MS/spipelinedADCisdesignedinTSMC33V035nmCMOSprocessThedesignisbasedoHtheanalysisinviewofeachkindofADCstructure,andthechosehasbeenpossibletobalancethetradeoffamongspeed,resolutionandpowerThepr
4、oposedADCiscomposedof8stages,eachstageis15bitexceptforthe4bitfirststage,whichcanenhancethelinearityandthe3bitFLASHlaststageTheresultofdigitalerrorcorrectioncircuitisthe12digitalsignalsThesampleandholdcircuitbasedOHthefol
5、dedcascodeandgainenhancesoperationalamplifiersandbootstrappedanalogswitchteducetheconductingresistanceofNMOSswitchesandtheeffectofchargeinjectingFulldifferentialdynamiccomparatorisdesigned,whichCallsaveoffsetvoltage;comm
6、on—modefeedbackcircuitanddi酉talerrorcorrectioncircuitaredesignedAlldesignedcircuitsaresimulatedinSpectreofCadence,theresultofsimulationindicatestheADCCanachieve12bitconverterprecisionwhenthesamplerateis50MspsTherangeofdi
7、fferentialinputsignalofADCis一1V1v;theADCconsumesabout200roWandtheDNLislessthan05LSBona33VsupplyTheresultsprovedouttheresearchideasThemethodofdesignhaspreferablevalueoftheoryandapplicationKeywords:OperationalAmplifierComp
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 具有內(nèi)部基準(zhǔn)的10位50MSPS流水線A-D轉(zhuǎn)換器設(shè)計(jì).pdf
- 12位40Msps流水線A-D轉(zhuǎn)換器的研究與設(shè)計(jì).pdf
- 12位50MSPS流水線結(jié)構(gòu)模數(shù)轉(zhuǎn)換器的研究與設(shè)計(jì).pdf
- 12位流水線型A-D轉(zhuǎn)換器設(shè)計(jì).pdf
- 10位20MSPS流水線A-D轉(zhuǎn)換器的研究.pdf
- 12位CMOS流水線型A-D轉(zhuǎn)換器的設(shè)計(jì).pdf
- 一種12位100MSPS可配置流水線A-D轉(zhuǎn)換器.pdf
- 12位33MHZ流水線A-D轉(zhuǎn)換器的設(shè)計(jì).pdf
- 16位100MSPS流水線A-D轉(zhuǎn)換器系統(tǒng)結(jié)構(gòu)設(shè)計(jì).pdf
- 高速流水線A-D轉(zhuǎn)換器的數(shù)字流水線校正技術(shù).pdf
- 10位、10MSPS流水線結(jié)構(gòu)A-D轉(zhuǎn)換器的設(shè)計(jì)和算法改進(jìn).pdf
- 流水線A-D轉(zhuǎn)換器校準(zhǔn)方法研究.pdf
- 高性能CMOS流水線A-D轉(zhuǎn)換器設(shè)計(jì).pdf
- 高速高精度流水線A-D轉(zhuǎn)換器設(shè)計(jì)研究.pdf
- 12位125MSPS流水線型模數(shù)轉(zhuǎn)換器設(shè)計(jì).pdf
- 高速流水線A-D轉(zhuǎn)換器關(guān)鍵電路設(shè)計(jì)研究.pdf
- 12-14bit高速流水線型A-D轉(zhuǎn)換器的研究.pdf
- 一種12位50MSPS低功耗流水線ADC的研究與實(shí)現(xiàn).pdf
- 10 Bit 50 MSPs流水線模數(shù)轉(zhuǎn)換器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 8位100Msps流水線模數(shù)轉(zhuǎn)換器的設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論