版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、高性能數(shù)字乘法器是現(xiàn)代中央處理器和數(shù)字信號處理器中的重要部件,是完成高性能實時數(shù)字信號處理和圖像處理的關(guān)鍵所在.過去的十年中,研究者擴(kuò)展了Booth編碼算法的空間,以傳輸管邏輯、多路選擇器和動態(tài)技術(shù)為基礎(chǔ)的各種電路實現(xiàn)方法持續(xù)刷新著高性能乘法器的實現(xiàn)記錄.與此同時,與物理實現(xiàn)緊密相關(guān)的乘法器拓?fù)浣Y(jié)構(gòu)的研究也碩果累累.但不斷提高的高性能運算需求使得高性能乘法器的設(shè)計和實現(xiàn)仍然是當(dāng)前的熱門話題.該文在全面研究乘法器Booth編碼算法,乘法器
2、部分積壓縮拓?fù)浣Y(jié)構(gòu)和高速求和等數(shù)字乘法器算法的基礎(chǔ)上,分析比較了數(shù)字乘法器各部分CMOS超大規(guī)模集成電路的實現(xiàn)方法,并實現(xiàn)了一個高性能的64位并行乘法器,基于特征向量和大量隨機(jī)測試的驗證方法保證了設(shè)計的邏輯正確.該文主要貢獻(xiàn)包括:(1)基于中芯國際0.18μm 1.8V數(shù)字CMOS工藝,和傳輸門邏輯雙軌多路選擇器,以定制技術(shù)設(shè)計和實現(xiàn)了一個高性能的64位并行乘法器.其晶體管數(shù)為119520個,版圖面積1.02×1.02mm<'2>,版圖
3、實現(xiàn)后仿真結(jié)果顯示該文實現(xiàn)的乘法器延時為2.82ns.(2)提出了一種新的Booth解碼算法和部分積選擇方法.該方法基于符號選擇技術(shù),將Booth解碼和部分積選擇并行起來,同時獲得了符號選擇技術(shù)帶來的硬件資源的節(jié)省和并行技術(shù)的高速度.與具有代表性的Inoue的乘法器相比,該文提出的方法關(guān)鍵路徑晶體管延時降低25﹪;與最近的Cho的乘法器相比,能節(jié)省33﹪的硬件資源.(3)提出了非對稱驅(qū)動技術(shù)和壓縮提前技術(shù),并用于64位乘法器的設(shè)計,節(jié)省
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 高性能并行乘法器半定制設(shè)計方法研究.pdf
- 高性能并行乘法器關(guān)鍵技術(shù)研究.pdf
- 高性能并行十進(jìn)制乘法器的研究與設(shè)計.pdf
- 一種高性能乘法器的設(shè)計與研究——43位浮點乘法器的設(shè)計與研究.pdf
- 高性能DSP中32位浮點乘法器的設(shè)計與實現(xiàn).pdf
- 浮點32位并行乘法器設(shè)計與研究.pdf
- 32位高速高性能浮點陣列乘法器的設(shè)計.pdf
- 64位高速浮點加法器的VLSI實現(xiàn)和結(jié)構(gòu)研究.pdf
- 高性能有限域乘法器的研究與實現(xiàn).pdf
- 高性能CPU中浮點乘法器的設(shè)計與實現(xiàn).pdf
- 基于fpga的乘法器和除法器
- 原碼一位乘法器設(shè)計
- 8位乘法器畢業(yè)設(shè)計
- 高性能冗余二進(jìn)制乘法器的研究與設(shè)計.pdf
- 習(xí)題四位乘法器的設(shè)計
- 16位可重構(gòu)乘法器設(shè)計.pdf
- 畢業(yè)論文—高性能數(shù)字乘法器芯片電路設(shè)計
- 一種基于混合壓縮樹型結(jié)構(gòu)的高性能浮點乘法器的設(shè)計.pdf
- 10位的移位相加乘法器仿真
- 快速乘法器的設(shè)計.pdf
評論
0/150
提交評論