版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、基于襯底驅(qū)動(dòng)MOS管的帶隙基準(zhǔn)電壓源的分析與設(shè)計(jì)基于襯底驅(qū)動(dòng)MOS管的帶隙基準(zhǔn)電壓源的分析與設(shè)計(jì)作者姓名袁煒作者姓名袁煒學(xué)校導(dǎo)師姓名、職稱楊銀堂教授學(xué)校導(dǎo)師姓名、職稱楊銀堂教授領(lǐng)域軟件工程領(lǐng)域軟件工程企業(yè)導(dǎo)師姓名、職稱祁宏高級(jí)工程師企業(yè)導(dǎo)師姓名、職稱祁宏高級(jí)工程師申請(qǐng)學(xué)位類別工程碩士申請(qǐng)學(xué)位類別工程碩士提交學(xué)位論文日期2015年1月提交學(xué)位論文日期2015年1月107011070108181100770818110077TN82TN82
2、TN82TN82公開或秘密公開或秘密密級(jí)學(xué)號(hào)密級(jí)學(xué)號(hào)分類號(hào)分類號(hào)學(xué)校代碼學(xué)校代碼西安電子科技大學(xué)西安電子科技大學(xué)碩士學(xué)位論文碩士學(xué)位論文基于襯底驅(qū)動(dòng)MOS管的帶隙基準(zhǔn)電壓源的分析與設(shè)計(jì)基于襯底驅(qū)動(dòng)MOS管的帶隙基準(zhǔn)電壓源的分析與設(shè)計(jì)袁煒作者姓名:作者姓名:軟件工程領(lǐng)域:域:工程碩士學(xué)位類別:學(xué)位類別:學(xué)校導(dǎo)師姓名、職稱:學(xué)校導(dǎo)師姓名、職稱:楊銀堂教授企業(yè)導(dǎo)師姓名、職稱:企業(yè)導(dǎo)師姓名、職稱:祁宏高級(jí)工程師2015年1月提交日期:提交日期:
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于襯底驅(qū)動(dòng)的CMOS帶隙基準(zhǔn)電壓源的分析與設(shè)計(jì).pdf
- CMOS帶隙基準(zhǔn)電壓源的設(shè)計(jì).pdf
- 基于工藝偏差的帶隙基準(zhǔn)電壓源設(shè)計(jì).pdf
- CMOS帶隙基準(zhǔn)電壓源的設(shè)計(jì)研究.pdf
- 高PSR帶隙基準(zhǔn)電壓源設(shè)計(jì).pdf
- 曲率補(bǔ)償帶隙基準(zhǔn)電壓源的設(shè)計(jì)與實(shí)現(xiàn).pdf
- CMOS帶隙基準(zhǔn)電壓源的溫度特性分析及設(shè)計(jì).pdf
- 高性能BiCMOS帶隙基準(zhǔn)電壓源設(shè)計(jì).pdf
- 一種基于LDO帶隙基準(zhǔn)電壓源的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高性能CMOS帶隙電壓基準(zhǔn)源的研究與設(shè)計(jì).pdf
- 高精度低溫漂帶隙基準(zhǔn)電壓源的設(shè)計(jì).pdf
- CMOS Pipeline ADC-帶隙基準(zhǔn)電壓源的設(shè)計(jì).pdf
- 帶數(shù)字自校正的CMOS帶隙基準(zhǔn)電壓源設(shè)計(jì).pdf
- 寬輸入、高電源電壓抑制的帶隙基準(zhǔn)電壓源設(shè)計(jì).pdf
- 高電源抑制比帶隙基準(zhǔn)電壓源設(shè)計(jì).pdf
- 基于CMOS工藝的帶隙基準(zhǔn)源設(shè)計(jì).pdf
- 一種高精度帶隙基準(zhǔn)電壓源的設(shè)計(jì).pdf
- 高性能分段曲率補(bǔ)償帶隙基準(zhǔn)電壓源的設(shè)計(jì).pdf
- 高精度曲率校正帶隙基準(zhǔn)電壓源的設(shè)計(jì).pdf
- 低壓低功耗cmos帶隙基準(zhǔn)電壓源的設(shè)計(jì)與仿真
評(píng)論
0/150
提交評(píng)論