版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、Serial ATA接口是當(dāng)今主流的個人計(jì)算機(jī)存儲設(shè)備接口標(biāo)準(zhǔn),是由Parallel ATA接口標(biāo)準(zhǔn)發(fā)展而來。與PATA接口進(jìn)行比較,SATA接口優(yōu)勢明顯,其使用的接口管腳少、傳輸速度快、可靠穩(wěn)定性強(qiáng)、接口方便布局及支持熱插拔。SATA2.0是SATA標(biāo)準(zhǔn)的第二代,其傳輸速度也提升至3.0 Gbps,同時相較于第一代標(biāo)準(zhǔn),它還增加了原生命令隊(duì)列、端口倍增器、交錯啟動等一系列功能特性。
由于SATA接口具備的一系列優(yōu)勢,使其取代
2、PATA接口成為硬盤業(yè)的主流接口。在可預(yù)見的未來,SATA的主流地位是無可動搖的,但國內(nèi)現(xiàn)在相應(yīng)的芯片和產(chǎn)品大部分需要進(jìn)口,因此開發(fā)有自主知識產(chǎn)權(quán)的SATA IP核,在計(jì)算機(jī)接口領(lǐng)域還是具有重要意義的,兼具研究價值與使用價值。
本文首先分析了SATA2.0的接口協(xié)議,其體系結(jié)構(gòu)包括物理層、鏈路層、傳輸層、命令層和應(yīng)用層,并對相應(yīng)層次中涉及的關(guān)鍵技術(shù)與問題進(jìn)行了闡述。對SATA設(shè)備端控制器的鏈路層與傳輸層,剖析了其系統(tǒng)工作原理后
3、,再依據(jù)自頂向下的設(shè)計(jì)方法,進(jìn)行模塊劃分。然后本文詳細(xì)介紹了根據(jù)劃分的模塊相應(yīng)的功能進(jìn)行設(shè)計(jì)與實(shí)現(xiàn),在這一部分中,詳細(xì)介紹了各個模塊的功能,信號及其時序,設(shè)計(jì)的難點(diǎn)及其解決方案,同時也給出了功能驗(yàn)證的仿真圖。最后,本文簡要介紹說明了驗(yàn)證測試的原理及其驗(yàn)證平臺的搭建,對測試的結(jié)果進(jìn)行了分析。
本設(shè)計(jì)采用的是Xilinx公司的Virtex-5 FPGA芯片,同時在開發(fā)板ML505上進(jìn)行測試,目前系統(tǒng)工作正常,能夠正常的對其進(jìn)行讀寫
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的SATA IP核設(shè)計(jì)與實(shí)現(xiàn).pdf
- FPGA IP核的設(shè)計(jì).pdf
- IPSec協(xié)議下加密IP核的設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- 雷達(dá)信號處理在FPGA中的IP核設(shè)計(jì)與實(shí)現(xiàn).pdf
- 任意比例實(shí)時圖像縮放IP核的FPGA設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的PCI總線從接口IP核的設(shè)計(jì)與實(shí)現(xiàn).pdf
- USB_OTG_IP核中AMBA接口的設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- 雷達(dá)信號處理關(guān)鍵IP核的FPGA實(shí)現(xiàn)與驗(yàn)證.pdf
- usb2.0設(shè)備控制器ip核的設(shè)計(jì)與fpga驗(yàn)證
- 基于FPGA的MCU IP核設(shè)計(jì)與研究.pdf
- 基于ARM的USB OTG IP核主機(jī)端驅(qū)動的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于CPLD-FPGA的IP核設(shè)計(jì).pdf
- PCMCIA設(shè)備IP核的設(shè)計(jì).pdf
- 基于FPGA的8051 IP核的設(shè)計(jì).pdf
- 基于FPGA的視頻處理IP核設(shè)計(jì).pdf
- SATAⅡ主機(jī)控制器IP核設(shè)計(jì)及FPGA實(shí)現(xiàn).pdf
- DCT IP核的VLSI設(shè)計(jì)與實(shí)現(xiàn).pdf
- 全速USB設(shè)備控制器接口IP核的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的GPIB接口IP核的研究與設(shè)計(jì).pdf
- 基于FPGA的3D圖像處理器IP核的設(shè)計(jì)與實(shí)現(xiàn).pdf
評論
0/150
提交評論