版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、隨著半導體技術(shù)的迅猛發(fā)展,集成芯片性能在摩爾定律的指導下不斷提高,尤其是近年來3D集成芯片技術(shù)的出現(xiàn)更是在一定意義上打破了摩爾定律,實現(xiàn)了更高層次的集成性能。隨著各大半導體公司逐步推出3D芯片系列產(chǎn)品,其測試方法引起學術(shù)界的廣泛關(guān)注。尤其是 TSV穿透硅通孔(Through Silicon Via)的出現(xiàn),更引出了一系列測試問題,由于其成品率相對于現(xiàn)有的集成芯片技術(shù)較低,在測試方面更需要新的手段和技術(shù)。全文結(jié)構(gòu)采用由底層研究向頂層研究的
2、結(jié)構(gòu),從 TSV的失效機理入手,研究其失效和修復(fù),之后著眼于頂層整個3D-IC的可測性結(jié)構(gòu)的方向。本文主要介紹了3D集成芯片測試的一些關(guān)鍵性問題。
第一,針對 TSV的失效,研究在制造過程中由于工藝缺陷而造成的各種 TSV失效機理,針對失效后 TSV的電學外特性進行 RC電路的故障建模,運用Hspice仿真工具模擬典型故障的充放電過程,給出了具體的故障電壓以及發(fā)生故障的位置不同引起的故障電壓偏差。
第二,針對 TSV
3、的硬故障設(shè)計 TSV冗余結(jié)構(gòu),根據(jù)此冗余切換結(jié)構(gòu)的特性進行區(qū)塊內(nèi)部的冗余 TSV的數(shù)量分析,修復(fù)率分析以及成品率分析等等。并且在面積開銷及時間開銷等方面綜合評價 TSV冗余結(jié)構(gòu)。通過 TSV冗余數(shù)量和修復(fù)率對冗余結(jié)構(gòu)進行綜合分析,芯片成品率與冗余 TSV數(shù)量直接相關(guān),本文方法在面積和時間開銷方面均有降低,結(jié)果表明這種 TSV冗余結(jié)構(gòu)能夠覆蓋絕大多數(shù) TSV故障并且將成品率提高到99%,這能夠有效的降低成本。
第三,針對測試結(jié)構(gòu)
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于TSV的3D-IC可測性設(shè)計.pdf
- 3D-IC中TSV容錯電路的設(shè)計與實現(xiàn).pdf
- 3D-IC電源分布網(wǎng)絡(luò)建模與完整性分析.pdf
- 3D-IC互連的帶寬與傳輸特性分析.pdf
- 應(yīng)用于3D-IC的有限元網(wǎng)格劃分研究.pdf
- SoC可測性設(shè)計中的優(yōu)化理論分析與方法研究.pdf
- 先進三維集成電路(3D-IC)中硅通孔(TSV)和氮化鎵(GaN)場效應(yīng)管中的電-熱-力特性研究.pdf
- SOC可測性結(jié)構(gòu)的研究與實現(xiàn).pdf
- 列車運行圖冗余時間優(yōu)化布局方法研究.pdf
- 可重構(gòu)制造系統(tǒng)的設(shè)施布局優(yōu)化方法研究.pdf
- 3D NoC中多跳傳輸機制及TSV可靠性研究.pdf
- 基于FPGA的可測性設(shè)計方法研究.pdf
- DSP可測性、測試方法和平臺的研究.pdf
- 3D打印中的結(jié)構(gòu)優(yōu)化問題研究.pdf
- 面向可制造性的連續(xù)體結(jié)構(gòu)拓撲優(yōu)化方法研究.pdf
- TSV功耗建模與3D NoC功耗分析.pdf
- 基于故障原語的3D SRAM中TSV開路測試算法研究與實現(xiàn).pdf
- 3D NoC中TSV和交叉開關(guān)的容錯設(shè)計.pdf
- 概念格結(jié)構(gòu)及布局優(yōu)化方法的研究.pdf
- DSP可測性設(shè)計及測試方法研究.pdf
評論
0/150
提交評論