版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、隨著科學技術(shù)的不斷發(fā)展,很多由模擬方式來實現(xiàn)功能的模塊都逐漸轉(zhuǎn)換為數(shù)字的方式實現(xiàn),因此必須通過模數(shù)轉(zhuǎn)換器(ADC)將模擬量轉(zhuǎn)換為數(shù)字量。除此之外,在電池供電設(shè)備、數(shù)據(jù)采集系統(tǒng)、醫(yī)療儀器以及地震數(shù)據(jù)采集系統(tǒng)等設(shè)備中需要對相關(guān)的模擬信號進行精確的處理,因此市場對高精度ADC的需求不斷增加。與其他類型的ADC相比,16 bit逐次逼近型ADC(SAR ADC)具有很大的優(yōu)勢,其在功耗、轉(zhuǎn)換精度以及設(shè)計復雜度之間的存在良好的折中,被應用于越來越
2、多的領(lǐng)域。本文基于55nm CMOS工藝的基礎(chǔ)上,設(shè)計了一款16 bit高精度SAR ADC。
首先,應用Matlab軟件對本文提出的16 bit SAR ADC進行系統(tǒng)建模仿真,驗證了結(jié)構(gòu)的正確性。行為級建模仿真是在較為理想的條件下的建模,實際上 SAR ADC中存在著一些非理想因素,因此要將這些非理想因素加入到SAR ADC的行為級模型中。主要包含DAC中電容陣列失配和kT/C噪聲,前置放大電路和可再生鎖存器的失調(diào)電壓以及
3、等效輸入噪聲的影響等。將這些非理想部分加入到 SAR ADC行為級模型中進行仿真驗證,得到系統(tǒng)對各個非理想因素的容忍范圍,用來幫助確定一些模塊的設(shè)計指標。
其次,本文針對SAR ADC中的各個模塊逐個進行了分析與設(shè)計,主要包括基準模塊、高精度比較器模塊、DAC電容陣列、開關(guān)模塊以及數(shù)字邏輯模塊。其中,為實現(xiàn)高精度的比較器,本文采用的結(jié)構(gòu)為三級前置放大電路加可再生鎖存比較器,來提高比較器的比較精度;將“Split ADC”的校正
4、技術(shù)加入到SAR ADC的設(shè)計中,來減小電容的失配;線性度是很關(guān)鍵的問題,因此采用可以固定柵壓的自舉開關(guān)技術(shù),改善采樣的線性度問題。
最后,基于55nm CMOS工藝對本所文設(shè)計的16 bit SAR ADC進行電路級仿真。仿真結(jié)果表明,采樣頻率為250 KHz SAR ADC的SNR為91.8 dB,SFDR為116.3 dB,ENOB為14.96 bit,其中SNR、SFDR、ENOB分別表示為ADC的信號噪聲比、無雜散動
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 16bit∑△ADC的設(shè)計.pdf
- 基于55nm工藝的e_fuse存儲電路的設(shè)計與研究
- 16bit 100MSPS流水線ADC中MDAC的設(shè)計.pdf
- 基于180nm CMOS工藝的SAR ADC優(yōu)化設(shè)計研究.pdf
- 16bit 100MSPS流水線ADC中關(guān)鍵模塊的設(shè)計.pdf
- 16bit切換算法介紹
- 基于smic 55nm eflash工藝應用于sim卡的ESD研究.pdf
- 基于65nm CMOS工藝高速低功耗SAR ADC的研究與設(shè)計.pdf
- 基于低電壓高精度12-bit SAR ADC設(shè)計.pdf
- 16 bit Sigma-Delta ADC芯片的研究與設(shè)計.pdf
- 16bit音頻過采樣DAC的FPGA設(shè)計實現(xiàn).pdf
- 基于40nm的SAR ADC技術(shù)研究.pdf
- 10bit超低功耗SAR ADC設(shè)計.pdf
- 10-bit高精度低功耗SAR ADC設(shè)計研究.pdf
- 基于CMOS工藝的10位SAR ADC的研究與設(shè)計.pdf
- 16Bit Sigma-Delta Modulator For Voice Application.pdf
- 應用于電機控制的14bit SAR ADC設(shè)計.pdf
- 55nm CMOS圖像傳感器降低暗電流的研究.pdf
- 基于65nm工藝的256Bit eFuse設(shè)計.pdf
- 1-MS-s 12-bit低電壓SAR ADC設(shè)計.pdf
評論
0/150
提交評論