2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩75頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、逐次逼近型(SAR) ADC由于其結(jié)構(gòu)簡單、功耗低、易集成等優(yōu)點,廣泛應用于傳感網(wǎng)絡、生物芯片等低功耗領(lǐng)域。SAR ADC中的功耗主要來源于三部分:DAC電容陣列、數(shù)字控制邏輯以及比較器部分。本文以設(shè)計一款10bit200KSPS超低功耗SAR ADC為目標,從比較器、DAC電容陣列兩方面提出降低功耗的優(yōu)化方法。
  基于10bit超低功耗SAR ADC的應用需求,本文提出一種基于二進制加權(quán)電容DAC陣列的動態(tài)比較器失調(diào)校準技術(shù),

2、并基于65納米CMOS工藝設(shè)計實現(xiàn)了一款低功耗低失調(diào)動態(tài)比較器?;诎鎴D數(shù)據(jù)的模擬仿真結(jié)果表明,在1.2V的工作電壓下,該校準技術(shù)可以將失調(diào)電壓降低至0.25mV以內(nèi),功耗為0.33μW,功耗開銷增大57%。雖然功耗略有增大,但這樣的開銷是值得的。
  此外,本文提出一種帶錯誤補償機制的兩級電容開關(guān)時序方案,并基于65納米CMOS工藝設(shè)計實現(xiàn)了兩款SAR ADC,一種基于Switchback開關(guān)時序方案,一種基于兩級電容開關(guān)時序方

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論