2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩10頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、簡單計(jì)算器 簡單計(jì)算器一、設(shè)計(jì)分析1、功能描述設(shè)計(jì)一個(gè)簡單 0-9 數(shù)之間的加、減、乘法運(yùn)算的計(jì)算器, ,輸入和輸出均可以顯示在數(shù)碼管上。2、實(shí)現(xiàn)工具1、用 VHDL 語言文本形式輸入;2、maxplusII 行語言編寫時(shí)序仿真和綜合。二、設(shè)計(jì)思想采用自頂向下的設(shè)計(jì)方式,分層進(jìn)行設(shè)計(jì)。設(shè)計(jì)分為五個(gè)模塊進(jìn)行;計(jì)算器模塊、八位二進(jìn)制數(shù)轉(zhuǎn)化成 8421BCD 碼模塊,四選一數(shù)據(jù)選擇器模塊,七段顯示譯碼器模塊、模 4 計(jì)數(shù)器模塊、模 8 計(jì)數(shù)器

2、塊、3—8 譯碼器塊。頂層設(shè)計(jì)可以完全獨(dú)立于目標(biāo)器件芯片物理結(jié)構(gòu)的硬件描述語言。使用 VHDL 模型在所綜合級別上對硬件設(shè)計(jì)進(jìn)行說明、建模和仿真。1、頂層原原理框圖2、具體實(shí)現(xiàn) 1、計(jì)算器模塊、2、八位二進(jìn)制數(shù)轉(zhuǎn)化成 8421BCD 碼模塊實(shí)驗(yàn)室提供的器件為 FLEX10K,型號為 EPF10K10LC84-4,將文件下載到器件當(dāng)中,在實(shí)驗(yàn)箱中進(jìn)行模擬。四、 整體框圖五、VHDL 部分代碼及說明1、計(jì)算

3、器模塊、library IEEE;use IEEE.STD_LOGIC_1164.ALL;use IEEE.STD_LOGIC_ARITH.ALL;use IEEE.STD_LOGIC_UNSIGNED.ALL;entity jisuanqi is Port (a,b: in STD_LOGIC_VECTOR (3 downto 0);sel:in STD_LOGIC_VECTOR (1 downto 0); -----加減乘控制端

4、s: out STD_LOGIC_VECTOR (7 downto 0));end jisuanqi;architecture Behavioral of jisuanqi issignal q1 ,q2: STD_LOGIC_VECTOR (3 downto 0); signal q3: STD_LOGIC_VECTOR (7 downto 0);signal q4: STD_LOGIC_VECTOR (1 do

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論