版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、【值得收藏】射頻電路設(shè)計(jì)PCB審查checklist20160518硬件十萬(wàn)個(gè)為什么點(diǎn)擊標(biāo)題下「射頻百花潭」可快速關(guān)注!大類小類編號(hào)要素描述要素描述1ESD防護(hù)元件直接放在主信號(hào)路徑上。2模塊分腔屏蔽合理,己關(guān)注腔體自諧振頻率。3屏蔽墻及內(nèi)倒角位置的頂面是布局、布線、信號(hào)過(guò)孔禁布區(qū)。4匹配元件靠近相關(guān)的RF器件端口布局5已考慮熱設(shè)計(jì),保證熱量不集中,散熱容易。6RF主信號(hào)流一字布局,如果受空間限制,不能一字布局時(shí),可以采用L形布局,慎用
2、U形布局。7對(duì)繞線電感的布局必須要保證相鄰電感的磁力線相互垂直,對(duì)印制線類電感(LTCC工藝)如做不到磁力線相互垂直,應(yīng)該遠(yuǎn)離放置。8分立元件構(gòu)成的組合電路,不被其它元件或傳輸線打散,例如電阻衰減器的三個(gè)電阻布局互相靠近。濾波器電路要一面布局,并且不能被其它傳輸線打散。9高中低頻組合濾波,高頻小容量濾波電容最靠近器件管腳。10PCB螺釘數(shù)量和布局合理。11功放PCB開(kāi)窗綜合考慮了安裝余量和電氣性能。12功放可變電容、隔直電容位置己按原理
3、圖設(shè)計(jì)者要求布局。通用布局1元件離屏蔽壁間距符合要求,考慮了誤差。18電源部分導(dǎo)線印制線在層間轉(zhuǎn)接的過(guò)孔數(shù)符合通過(guò)電流的要求(1AФ0.3mm孔)。19RF信號(hào)布線周圍如果存在其它不相關(guān)的非RF信號(hào)(如過(guò)路電源線),在兩者之間需輔地銅皮,并打地過(guò)孔。20小信號(hào)放大器的電源布線需要地銅皮及接地過(guò)孔隔離,避免其它EMI干擾竄入,進(jìn)而惡化本級(jí)信號(hào)質(zhì)量。21接地線要短而直,減少分布電感,減小公共地阻抗所產(chǎn)生的干擾。22RF主信號(hào)路徑上的接地器件
4、和電源濾波電容需要接地時(shí),為減小器件接地電感,要求就近接地。23有些元件的底部是接地的金屬殼,要在元件的投影區(qū)內(nèi)加一些接地孔,投影區(qū)內(nèi)的表面層不得布信號(hào)線和過(guò)孔;24接地線需要走一定的距離時(shí),應(yīng)加粗走線線寬、縮短走線長(zhǎng)度,禁止接近和超過(guò)14導(dǎo)引波長(zhǎng),以防止天線效應(yīng)導(dǎo)致信號(hào)輻射;25除特殊用途外,不得有孤立銅皮,銅皮上一定要加地線過(guò)孔。26對(duì)某些敏感電路、有強(qiáng)烈輻射源的電路分別放在屏蔽腔內(nèi),裝配時(shí)屏蔽腔壓在PCB表面。PCB在設(shè)計(jì)時(shí)要加上
5、“過(guò)孔屏蔽墻”,就是在PCB上與屏蔽腔壁緊貼的部位加上接地的過(guò)孔。要有兩排以上的過(guò)孔,兩排過(guò)孔相互錯(cuò)開(kāi),同一排的過(guò)孔間距在100mils左右。27一些RF器件封裝較小,SMD焊盤寬度可能小至12mils,而RF信號(hào)線寬可能達(dá)50mils以上,要用漸變線,禁止線寬突變,且過(guò)渡部分的線不宜太長(zhǎng)。28當(dāng)50歐細(xì)微帶線上有大焊盤時(shí),大焊盤相當(dāng)于分布電容,破壞了微帶線的特性阻抗連續(xù)性。需將焊盤下方的地平面挖空,來(lái)減小焊盤的分布電容。并通過(guò)軟件仿真
6、,保證阻抗為50歐姆。29過(guò)孔是引起RF通道上阻抗不連續(xù)性的重要因素之一,如果信號(hào)頻率大于1GHz,就要考慮過(guò)孔的影響。具體情況需用HFSS和Optimetrics進(jìn)行優(yōu)化仿真。1數(shù)據(jù)、時(shí)鐘、使能線不能在數(shù)字頻率合成器芯片、晶體、晶振、變壓器、光耦、電源模塊等器件底部表面層走線。2頻綜的電源線要和其他干擾信號(hào)進(jìn)行隔離,以免影響頻綜的相位噪聲和雜散。3環(huán)路濾波器的布局要同層布局,并且結(jié)構(gòu)緊湊,靠近相關(guān)的濾波管腳,在濾波器的下表面不能走線。
7、4VCO的電源和控制電壓,要和其它干擾信號(hào)進(jìn)行隔離。5VCO和頻綜下面不能走線。頻率源模塊6頻綜的數(shù)據(jù)、時(shí)鐘、使能信號(hào)之間的距離要滿足至少3W的間距。如果分層布線,不能平行重疊走線。1參考源的參考輸入信號(hào),是從中頻送過(guò)來(lái)的,走線一定要短,不能對(duì)其它電路有影響。2數(shù)據(jù)、時(shí)鐘、使能信號(hào)之間的距離要滿足至少3W的間距。如果分層布線,不能平行重疊走線。4VCO的電源和控制電壓,要和其它干擾信號(hào)進(jìn)行隔離。參考源模塊5參考源的輸出電路要和其它信號(hào)進(jìn)
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- MIMO引信射頻電路設(shè)計(jì).pdf
- WCDMA終端射頻電路設(shè)計(jì).pdf
- 典型射頻電路設(shè)計(jì)-微波電路課程設(shè)計(jì)報(bào)告
- 射頻電路設(shè)計(jì)的困境及對(duì)策
- 基于fpga的pcb測(cè)試機(jī)硬件電路設(shè)計(jì)
- CMOS射頻集成單元電路設(shè)計(jì).pdf
- WCDMA射頻前端集成電路設(shè)計(jì).pdf
- 偽隨機(jī)跳頻射頻電路設(shè)計(jì).pdf
- 射頻電路設(shè)計(jì)--理論與應(yīng)用習(xí)題答案
- 偽隨機(jī)碼調(diào)相射頻電路設(shè)計(jì).pdf
- X波段射頻前端發(fā)射電路設(shè)計(jì).pdf
- 硅基射頻開(kāi)關(guān)集成電路設(shè)計(jì).pdf
- 雙模終端產(chǎn)品的射頻電路設(shè)計(jì).pdf
- 教材《射頻電路設(shè)計(jì)理論與應(yīng)用(reinholdludwig)》
- 射頻識(shí)別標(biāo)簽芯片模擬部分的電路設(shè)計(jì).pdf
- 433MHz頻段射頻接收前端電路設(shè)計(jì).pdf
- 射頻識(shí)別標(biāo)簽芯片數(shù)字部分的電路設(shè)計(jì).pdf
- CMOS射頻前端接收器電路設(shè)計(jì).pdf
- 超寬帶接收機(jī)射頻前端電路設(shè)計(jì).pdf
- UHF RFID標(biāo)簽芯片模擬射頻前端電路設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論